mirror of
https://github.com/yuzu-emu/unicorn.git
synced 2024-12-23 10:05:40 +00:00
Generated constants file via python script
This commit is contained in:
parent
a45bc0c8cd
commit
59c3f1b315
|
@ -1,23 +1,4 @@
|
||||||
(*
|
// For Unicorn Engine. AUTO-GENERATED FILE, DO NOT EDIT
|
||||||
|
|
||||||
.NET bindings for the UnicornEngine Emulator Engine
|
|
||||||
|
|
||||||
Copyright(c) 2015 Antonio Parata
|
|
||||||
|
|
||||||
This program is free software; you can redistribute it and/or
|
|
||||||
modify it under the terms of the GNU General Public License
|
|
||||||
version 2 as published by the Free Software Foundation.
|
|
||||||
|
|
||||||
This program is distributed in the hope that it will be useful,
|
|
||||||
but WITHOUT ANY WARRANTY; without even the implied warranty of
|
|
||||||
MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
|
|
||||||
GNU General Public License for more details.
|
|
||||||
|
|
||||||
You should have received a copy of the GNU General Public License
|
|
||||||
along with this program; if not, write to the Free Software
|
|
||||||
Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301, USA.
|
|
||||||
|
|
||||||
*)
|
|
||||||
|
|
||||||
namespace UnicornEngine.Const
|
namespace UnicornEngine.Const
|
||||||
|
|
||||||
|
@ -26,125 +7,127 @@ open System
|
||||||
[<AutoOpen>]
|
[<AutoOpen>]
|
||||||
module Arm =
|
module Arm =
|
||||||
|
|
||||||
// ARM registers
|
// ARM registers
|
||||||
let UC_ARM_REG_INVALID = 0
|
|
||||||
let UC_ARM_REG_APSR = 1
|
let UC_ARM_REG_INVALID = 0
|
||||||
let UC_ARM_REG_APSR_NZCV = 2
|
let UC_ARM_REG_APSR = 1
|
||||||
let UC_ARM_REG_CPSR = 3
|
let UC_ARM_REG_APSR_NZCV = 2
|
||||||
let UC_ARM_REG_FPEXC = 4
|
let UC_ARM_REG_CPSR = 3
|
||||||
let UC_ARM_REG_FPINST = 5
|
let UC_ARM_REG_FPEXC = 4
|
||||||
let UC_ARM_REG_FPSCR = 6
|
let UC_ARM_REG_FPINST = 5
|
||||||
let UC_ARM_REG_FPSCR_NZCV = 7
|
let UC_ARM_REG_FPSCR = 6
|
||||||
let UC_ARM_REG_FPSID = 8
|
let UC_ARM_REG_FPSCR_NZCV = 7
|
||||||
let UC_ARM_REG_ITSTATE = 9
|
let UC_ARM_REG_FPSID = 8
|
||||||
let UC_ARM_REG_LR = 10
|
let UC_ARM_REG_ITSTATE = 9
|
||||||
let UC_ARM_REG_PC = 11
|
let UC_ARM_REG_LR = 10
|
||||||
let UC_ARM_REG_SP = 12
|
let UC_ARM_REG_PC = 11
|
||||||
let UC_ARM_REG_SPSR = 13
|
let UC_ARM_REG_SP = 12
|
||||||
let UC_ARM_REG_D0 = 14
|
let UC_ARM_REG_SPSR = 13
|
||||||
let UC_ARM_REG_D1 = 15
|
let UC_ARM_REG_D0 = 14
|
||||||
let UC_ARM_REG_D2 = 16
|
let UC_ARM_REG_D1 = 15
|
||||||
let UC_ARM_REG_D3 = 17
|
let UC_ARM_REG_D2 = 16
|
||||||
let UC_ARM_REG_D4 = 18
|
let UC_ARM_REG_D3 = 17
|
||||||
let UC_ARM_REG_D5 = 19
|
let UC_ARM_REG_D4 = 18
|
||||||
let UC_ARM_REG_D6 = 20
|
let UC_ARM_REG_D5 = 19
|
||||||
let UC_ARM_REG_D7 = 21
|
let UC_ARM_REG_D6 = 20
|
||||||
let UC_ARM_REG_D8 = 22
|
let UC_ARM_REG_D7 = 21
|
||||||
let UC_ARM_REG_D9 = 23
|
let UC_ARM_REG_D8 = 22
|
||||||
let UC_ARM_REG_D10 = 24
|
let UC_ARM_REG_D9 = 23
|
||||||
let UC_ARM_REG_D11 = 25
|
let UC_ARM_REG_D10 = 24
|
||||||
let UC_ARM_REG_D12 = 26
|
let UC_ARM_REG_D11 = 25
|
||||||
let UC_ARM_REG_D13 = 27
|
let UC_ARM_REG_D12 = 26
|
||||||
let UC_ARM_REG_D14 = 28
|
let UC_ARM_REG_D13 = 27
|
||||||
let UC_ARM_REG_D15 = 29
|
let UC_ARM_REG_D14 = 28
|
||||||
let UC_ARM_REG_D16 = 30
|
let UC_ARM_REG_D15 = 29
|
||||||
let UC_ARM_REG_D17 = 31
|
let UC_ARM_REG_D16 = 30
|
||||||
let UC_ARM_REG_D18 = 32
|
let UC_ARM_REG_D17 = 31
|
||||||
let UC_ARM_REG_D19 = 33
|
let UC_ARM_REG_D18 = 32
|
||||||
let UC_ARM_REG_D20 = 34
|
let UC_ARM_REG_D19 = 33
|
||||||
let UC_ARM_REG_D21 = 35
|
let UC_ARM_REG_D20 = 34
|
||||||
let UC_ARM_REG_D22 = 36
|
let UC_ARM_REG_D21 = 35
|
||||||
let UC_ARM_REG_D23 = 37
|
let UC_ARM_REG_D22 = 36
|
||||||
let UC_ARM_REG_D24 = 38
|
let UC_ARM_REG_D23 = 37
|
||||||
let UC_ARM_REG_D25 = 39
|
let UC_ARM_REG_D24 = 38
|
||||||
let UC_ARM_REG_D26 = 40
|
let UC_ARM_REG_D25 = 39
|
||||||
let UC_ARM_REG_D27 = 41
|
let UC_ARM_REG_D26 = 40
|
||||||
let UC_ARM_REG_D28 = 42
|
let UC_ARM_REG_D27 = 41
|
||||||
let UC_ARM_REG_D29 = 43
|
let UC_ARM_REG_D28 = 42
|
||||||
let UC_ARM_REG_D30 = 44
|
let UC_ARM_REG_D29 = 43
|
||||||
let UC_ARM_REG_D31 = 45
|
let UC_ARM_REG_D30 = 44
|
||||||
let UC_ARM_REG_FPINST2 = 46
|
let UC_ARM_REG_D31 = 45
|
||||||
let UC_ARM_REG_MVFR0 = 47
|
let UC_ARM_REG_FPINST2 = 46
|
||||||
let UC_ARM_REG_MVFR1 = 48
|
let UC_ARM_REG_MVFR0 = 47
|
||||||
let UC_ARM_REG_MVFR2 = 49
|
let UC_ARM_REG_MVFR1 = 48
|
||||||
let UC_ARM_REG_Q0 = 50
|
let UC_ARM_REG_MVFR2 = 49
|
||||||
let UC_ARM_REG_Q1 = 51
|
let UC_ARM_REG_Q0 = 50
|
||||||
let UC_ARM_REG_Q2 = 52
|
let UC_ARM_REG_Q1 = 51
|
||||||
let UC_ARM_REG_Q3 = 53
|
let UC_ARM_REG_Q2 = 52
|
||||||
let UC_ARM_REG_Q4 = 54
|
let UC_ARM_REG_Q3 = 53
|
||||||
let UC_ARM_REG_Q5 = 55
|
let UC_ARM_REG_Q4 = 54
|
||||||
let UC_ARM_REG_Q6 = 56
|
let UC_ARM_REG_Q5 = 55
|
||||||
let UC_ARM_REG_Q7 = 57
|
let UC_ARM_REG_Q6 = 56
|
||||||
let UC_ARM_REG_Q8 = 58
|
let UC_ARM_REG_Q7 = 57
|
||||||
let UC_ARM_REG_Q9 = 59
|
let UC_ARM_REG_Q8 = 58
|
||||||
let UC_ARM_REG_Q10 = 60
|
let UC_ARM_REG_Q9 = 59
|
||||||
let UC_ARM_REG_Q11 = 61
|
let UC_ARM_REG_Q10 = 60
|
||||||
let UC_ARM_REG_Q12 = 62
|
let UC_ARM_REG_Q11 = 61
|
||||||
let UC_ARM_REG_Q13 = 63
|
let UC_ARM_REG_Q12 = 62
|
||||||
let UC_ARM_REG_Q14 = 64
|
let UC_ARM_REG_Q13 = 63
|
||||||
let UC_ARM_REG_Q15 = 65
|
let UC_ARM_REG_Q14 = 64
|
||||||
let UC_ARM_REG_R0 = 66
|
let UC_ARM_REG_Q15 = 65
|
||||||
let UC_ARM_REG_R1 = 67
|
let UC_ARM_REG_R0 = 66
|
||||||
let UC_ARM_REG_R2 = 68
|
let UC_ARM_REG_R1 = 67
|
||||||
let UC_ARM_REG_R3 = 69
|
let UC_ARM_REG_R2 = 68
|
||||||
let UC_ARM_REG_R4 = 70
|
let UC_ARM_REG_R3 = 69
|
||||||
let UC_ARM_REG_R5 = 71
|
let UC_ARM_REG_R4 = 70
|
||||||
let UC_ARM_REG_R6 = 72
|
let UC_ARM_REG_R5 = 71
|
||||||
let UC_ARM_REG_R7 = 73
|
let UC_ARM_REG_R6 = 72
|
||||||
let UC_ARM_REG_R8 = 74
|
let UC_ARM_REG_R7 = 73
|
||||||
let UC_ARM_REG_R9 = 75
|
let UC_ARM_REG_R8 = 74
|
||||||
let UC_ARM_REG_R10 = 76
|
let UC_ARM_REG_R9 = 75
|
||||||
let UC_ARM_REG_R11 = 77
|
let UC_ARM_REG_R10 = 76
|
||||||
let UC_ARM_REG_R12 = 78
|
let UC_ARM_REG_R11 = 77
|
||||||
let UC_ARM_REG_S0 = 79
|
let UC_ARM_REG_R12 = 78
|
||||||
let UC_ARM_REG_S1 = 80
|
let UC_ARM_REG_S0 = 79
|
||||||
let UC_ARM_REG_S2 = 81
|
let UC_ARM_REG_S1 = 80
|
||||||
let UC_ARM_REG_S3 = 82
|
let UC_ARM_REG_S2 = 81
|
||||||
let UC_ARM_REG_S4 = 83
|
let UC_ARM_REG_S3 = 82
|
||||||
let UC_ARM_REG_S5 = 84
|
let UC_ARM_REG_S4 = 83
|
||||||
let UC_ARM_REG_S6 = 85
|
let UC_ARM_REG_S5 = 84
|
||||||
let UC_ARM_REG_S7 = 86
|
let UC_ARM_REG_S6 = 85
|
||||||
let UC_ARM_REG_S8 = 87
|
let UC_ARM_REG_S7 = 86
|
||||||
let UC_ARM_REG_S9 = 88
|
let UC_ARM_REG_S8 = 87
|
||||||
let UC_ARM_REG_S10 = 89
|
let UC_ARM_REG_S9 = 88
|
||||||
let UC_ARM_REG_S11 = 90
|
let UC_ARM_REG_S10 = 89
|
||||||
let UC_ARM_REG_S12 = 91
|
let UC_ARM_REG_S11 = 90
|
||||||
let UC_ARM_REG_S13 = 92
|
let UC_ARM_REG_S12 = 91
|
||||||
let UC_ARM_REG_S14 = 93
|
let UC_ARM_REG_S13 = 92
|
||||||
let UC_ARM_REG_S15 = 94
|
let UC_ARM_REG_S14 = 93
|
||||||
let UC_ARM_REG_S16 = 95
|
let UC_ARM_REG_S15 = 94
|
||||||
let UC_ARM_REG_S17 = 96
|
let UC_ARM_REG_S16 = 95
|
||||||
let UC_ARM_REG_S18 = 97
|
let UC_ARM_REG_S17 = 96
|
||||||
let UC_ARM_REG_S19 = 98
|
let UC_ARM_REG_S18 = 97
|
||||||
let UC_ARM_REG_S20 = 99
|
let UC_ARM_REG_S19 = 98
|
||||||
let UC_ARM_REG_S21 = 100
|
let UC_ARM_REG_S20 = 99
|
||||||
let UC_ARM_REG_S22 = 101
|
let UC_ARM_REG_S21 = 100
|
||||||
let UC_ARM_REG_S23 = 102
|
let UC_ARM_REG_S22 = 101
|
||||||
let UC_ARM_REG_S24 = 103
|
let UC_ARM_REG_S23 = 102
|
||||||
let UC_ARM_REG_S25 = 104
|
let UC_ARM_REG_S24 = 103
|
||||||
let UC_ARM_REG_S26 = 105
|
let UC_ARM_REG_S25 = 104
|
||||||
let UC_ARM_REG_S27 = 106
|
let UC_ARM_REG_S26 = 105
|
||||||
let UC_ARM_REG_S28 = 107
|
let UC_ARM_REG_S27 = 106
|
||||||
let UC_ARM_REG_S29 = 108
|
let UC_ARM_REG_S28 = 107
|
||||||
let UC_ARM_REG_S30 = 109
|
let UC_ARM_REG_S29 = 108
|
||||||
let UC_ARM_REG_S31 = 110
|
let UC_ARM_REG_S30 = 109
|
||||||
let UC_ARM_REG_ENDING = 111
|
let UC_ARM_REG_S31 = 110
|
||||||
|
let UC_ARM_REG_ENDING = 111
|
||||||
|
|
||||||
|
// alias registers
|
||||||
|
let UC_ARM_REG_R13 = 12
|
||||||
|
let UC_ARM_REG_R14 = 10
|
||||||
|
let UC_ARM_REG_R15 = 11
|
||||||
|
let UC_ARM_REG_SB = 75
|
||||||
|
let UC_ARM_REG_SL = 76
|
||||||
|
let UC_ARM_REG_FP = 77
|
||||||
|
let UC_ARM_REG_IP = 78
|
||||||
|
|
||||||
// alias registers
|
|
||||||
let UC_ARM_REG_R13 = 12
|
|
||||||
let UC_ARM_REG_R14 = 10
|
|
||||||
let UC_ARM_REG_R15 = 11
|
|
||||||
let UC_ARM_REG_SB = 75
|
|
||||||
let UC_ARM_REG_SL = 76
|
|
||||||
let UC_ARM_REG_FP = 77
|
|
||||||
let UC_ARM_REG_IP = 78
|
|
|
@ -1,23 +1,4 @@
|
||||||
(*
|
// For Unicorn Engine. AUTO-GENERATED FILE, DO NOT EDIT
|
||||||
|
|
||||||
.NET bindings for the UnicornEngine Emulator Engine
|
|
||||||
|
|
||||||
Copyright(c) 2015 Antonio Parata
|
|
||||||
|
|
||||||
This program is free software; you can redistribute it and/or
|
|
||||||
modify it under the terms of the GNU General Public License
|
|
||||||
version 2 as published by the Free Software Foundation.
|
|
||||||
|
|
||||||
This program is distributed in the hope that it will be useful,
|
|
||||||
but WITHOUT ANY WARRANTY; without even the implied warranty of
|
|
||||||
MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
|
|
||||||
GNU General Public License for more details.
|
|
||||||
|
|
||||||
You should have received a copy of the GNU General Public License
|
|
||||||
along with this program; if not, write to the Free Software
|
|
||||||
Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301, USA.
|
|
||||||
|
|
||||||
*)
|
|
||||||
|
|
||||||
namespace UnicornEngine.Const
|
namespace UnicornEngine.Const
|
||||||
|
|
||||||
|
@ -26,273 +7,276 @@ open System
|
||||||
[<AutoOpen>]
|
[<AutoOpen>]
|
||||||
module Arm64 =
|
module Arm64 =
|
||||||
|
|
||||||
let UC_ARM64_REG_INVALID = 0
|
// ARM64 registers
|
||||||
let UC_ARM64_REG_X29 = 1
|
|
||||||
let UC_ARM64_REG_X30 = 2
|
|
||||||
let UC_ARM64_REG_NZCV = 3
|
|
||||||
let UC_ARM64_REG_SP = 4
|
|
||||||
let UC_ARM64_REG_WSP = 5
|
|
||||||
let UC_ARM64_REG_WZR = 6
|
|
||||||
let UC_ARM64_REG_XZR = 7
|
|
||||||
let UC_ARM64_REG_B0 = 8
|
|
||||||
let UC_ARM64_REG_B1 = 9
|
|
||||||
let UC_ARM64_REG_B2 = 10
|
|
||||||
let UC_ARM64_REG_B3 = 11
|
|
||||||
let UC_ARM64_REG_B4 = 12
|
|
||||||
let UC_ARM64_REG_B5 = 13
|
|
||||||
let UC_ARM64_REG_B6 = 14
|
|
||||||
let UC_ARM64_REG_B7 = 15
|
|
||||||
let UC_ARM64_REG_B8 = 16
|
|
||||||
let UC_ARM64_REG_B9 = 17
|
|
||||||
let UC_ARM64_REG_B10 = 18
|
|
||||||
let UC_ARM64_REG_B11 = 19
|
|
||||||
let UC_ARM64_REG_B12 = 20
|
|
||||||
let UC_ARM64_REG_B13 = 21
|
|
||||||
let UC_ARM64_REG_B14 = 22
|
|
||||||
let UC_ARM64_REG_B15 = 23
|
|
||||||
let UC_ARM64_REG_B16 = 24
|
|
||||||
let UC_ARM64_REG_B17 = 25
|
|
||||||
let UC_ARM64_REG_B18 = 26
|
|
||||||
let UC_ARM64_REG_B19 = 27
|
|
||||||
let UC_ARM64_REG_B20 = 28
|
|
||||||
let UC_ARM64_REG_B21 = 29
|
|
||||||
let UC_ARM64_REG_B22 = 30
|
|
||||||
let UC_ARM64_REG_B23 = 31
|
|
||||||
let UC_ARM64_REG_B24 = 32
|
|
||||||
let UC_ARM64_REG_B25 = 33
|
|
||||||
let UC_ARM64_REG_B26 = 34
|
|
||||||
let UC_ARM64_REG_B27 = 35
|
|
||||||
let UC_ARM64_REG_B28 = 36
|
|
||||||
let UC_ARM64_REG_B29 = 37
|
|
||||||
let UC_ARM64_REG_B30 = 38
|
|
||||||
let UC_ARM64_REG_B31 = 39
|
|
||||||
let UC_ARM64_REG_D0 = 40
|
|
||||||
let UC_ARM64_REG_D1 = 41
|
|
||||||
let UC_ARM64_REG_D2 = 42
|
|
||||||
let UC_ARM64_REG_D3 = 43
|
|
||||||
let UC_ARM64_REG_D4 = 44
|
|
||||||
let UC_ARM64_REG_D5 = 45
|
|
||||||
let UC_ARM64_REG_D6 = 46
|
|
||||||
let UC_ARM64_REG_D7 = 47
|
|
||||||
let UC_ARM64_REG_D8 = 48
|
|
||||||
let UC_ARM64_REG_D9 = 49
|
|
||||||
let UC_ARM64_REG_D10 = 50
|
|
||||||
let UC_ARM64_REG_D11 = 51
|
|
||||||
let UC_ARM64_REG_D12 = 52
|
|
||||||
let UC_ARM64_REG_D13 = 53
|
|
||||||
let UC_ARM64_REG_D14 = 54
|
|
||||||
let UC_ARM64_REG_D15 = 55
|
|
||||||
let UC_ARM64_REG_D16 = 56
|
|
||||||
let UC_ARM64_REG_D17 = 57
|
|
||||||
let UC_ARM64_REG_D18 = 58
|
|
||||||
let UC_ARM64_REG_D19 = 59
|
|
||||||
let UC_ARM64_REG_D20 = 60
|
|
||||||
let UC_ARM64_REG_D21 = 61
|
|
||||||
let UC_ARM64_REG_D22 = 62
|
|
||||||
let UC_ARM64_REG_D23 = 63
|
|
||||||
let UC_ARM64_REG_D24 = 64
|
|
||||||
let UC_ARM64_REG_D25 = 65
|
|
||||||
let UC_ARM64_REG_D26 = 66
|
|
||||||
let UC_ARM64_REG_D27 = 67
|
|
||||||
let UC_ARM64_REG_D28 = 68
|
|
||||||
let UC_ARM64_REG_D29 = 69
|
|
||||||
let UC_ARM64_REG_D30 = 70
|
|
||||||
let UC_ARM64_REG_D31 = 71
|
|
||||||
let UC_ARM64_REG_H0 = 72
|
|
||||||
let UC_ARM64_REG_H1 = 73
|
|
||||||
let UC_ARM64_REG_H2 = 74
|
|
||||||
let UC_ARM64_REG_H3 = 75
|
|
||||||
let UC_ARM64_REG_H4 = 76
|
|
||||||
let UC_ARM64_REG_H5 = 77
|
|
||||||
let UC_ARM64_REG_H6 = 78
|
|
||||||
let UC_ARM64_REG_H7 = 79
|
|
||||||
let UC_ARM64_REG_H8 = 80
|
|
||||||
let UC_ARM64_REG_H9 = 81
|
|
||||||
let UC_ARM64_REG_H10 = 82
|
|
||||||
let UC_ARM64_REG_H11 = 83
|
|
||||||
let UC_ARM64_REG_H12 = 84
|
|
||||||
let UC_ARM64_REG_H13 = 85
|
|
||||||
let UC_ARM64_REG_H14 = 86
|
|
||||||
let UC_ARM64_REG_H15 = 87
|
|
||||||
let UC_ARM64_REG_H16 = 88
|
|
||||||
let UC_ARM64_REG_H17 = 89
|
|
||||||
let UC_ARM64_REG_H18 = 90
|
|
||||||
let UC_ARM64_REG_H19 = 91
|
|
||||||
let UC_ARM64_REG_H20 = 92
|
|
||||||
let UC_ARM64_REG_H21 = 93
|
|
||||||
let UC_ARM64_REG_H22 = 94
|
|
||||||
let UC_ARM64_REG_H23 = 95
|
|
||||||
let UC_ARM64_REG_H24 = 96
|
|
||||||
let UC_ARM64_REG_H25 = 97
|
|
||||||
let UC_ARM64_REG_H26 = 98
|
|
||||||
let UC_ARM64_REG_H27 = 99
|
|
||||||
let UC_ARM64_REG_H28 = 100
|
|
||||||
let UC_ARM64_REG_H29 = 101
|
|
||||||
let UC_ARM64_REG_H30 = 102
|
|
||||||
let UC_ARM64_REG_H31 = 103
|
|
||||||
let UC_ARM64_REG_Q0 = 104
|
|
||||||
let UC_ARM64_REG_Q1 = 105
|
|
||||||
let UC_ARM64_REG_Q2 = 106
|
|
||||||
let UC_ARM64_REG_Q3 = 107
|
|
||||||
let UC_ARM64_REG_Q4 = 108
|
|
||||||
let UC_ARM64_REG_Q5 = 109
|
|
||||||
let UC_ARM64_REG_Q6 = 110
|
|
||||||
let UC_ARM64_REG_Q7 = 111
|
|
||||||
let UC_ARM64_REG_Q8 = 112
|
|
||||||
let UC_ARM64_REG_Q9 = 113
|
|
||||||
let UC_ARM64_REG_Q10 = 114
|
|
||||||
let UC_ARM64_REG_Q11 = 115
|
|
||||||
let UC_ARM64_REG_Q12 = 116
|
|
||||||
let UC_ARM64_REG_Q13 = 117
|
|
||||||
let UC_ARM64_REG_Q14 = 118
|
|
||||||
let UC_ARM64_REG_Q15 = 119
|
|
||||||
let UC_ARM64_REG_Q16 = 120
|
|
||||||
let UC_ARM64_REG_Q17 = 121
|
|
||||||
let UC_ARM64_REG_Q18 = 122
|
|
||||||
let UC_ARM64_REG_Q19 = 123
|
|
||||||
let UC_ARM64_REG_Q20 = 124
|
|
||||||
let UC_ARM64_REG_Q21 = 125
|
|
||||||
let UC_ARM64_REG_Q22 = 126
|
|
||||||
let UC_ARM64_REG_Q23 = 127
|
|
||||||
let UC_ARM64_REG_Q24 = 128
|
|
||||||
let UC_ARM64_REG_Q25 = 129
|
|
||||||
let UC_ARM64_REG_Q26 = 130
|
|
||||||
let UC_ARM64_REG_Q27 = 131
|
|
||||||
let UC_ARM64_REG_Q28 = 132
|
|
||||||
let UC_ARM64_REG_Q29 = 133
|
|
||||||
let UC_ARM64_REG_Q30 = 134
|
|
||||||
let UC_ARM64_REG_Q31 = 135
|
|
||||||
let UC_ARM64_REG_S0 = 136
|
|
||||||
let UC_ARM64_REG_S1 = 137
|
|
||||||
let UC_ARM64_REG_S2 = 138
|
|
||||||
let UC_ARM64_REG_S3 = 139
|
|
||||||
let UC_ARM64_REG_S4 = 140
|
|
||||||
let UC_ARM64_REG_S5 = 141
|
|
||||||
let UC_ARM64_REG_S6 = 142
|
|
||||||
let UC_ARM64_REG_S7 = 143
|
|
||||||
let UC_ARM64_REG_S8 = 144
|
|
||||||
let UC_ARM64_REG_S9 = 145
|
|
||||||
let UC_ARM64_REG_S10 = 146
|
|
||||||
let UC_ARM64_REG_S11 = 147
|
|
||||||
let UC_ARM64_REG_S12 = 148
|
|
||||||
let UC_ARM64_REG_S13 = 149
|
|
||||||
let UC_ARM64_REG_S14 = 150
|
|
||||||
let UC_ARM64_REG_S15 = 151
|
|
||||||
let UC_ARM64_REG_S16 = 152
|
|
||||||
let UC_ARM64_REG_S17 = 153
|
|
||||||
let UC_ARM64_REG_S18 = 154
|
|
||||||
let UC_ARM64_REG_S19 = 155
|
|
||||||
let UC_ARM64_REG_S20 = 156
|
|
||||||
let UC_ARM64_REG_S21 = 157
|
|
||||||
let UC_ARM64_REG_S22 = 158
|
|
||||||
let UC_ARM64_REG_S23 = 159
|
|
||||||
let UC_ARM64_REG_S24 = 160
|
|
||||||
let UC_ARM64_REG_S25 = 161
|
|
||||||
let UC_ARM64_REG_S26 = 162
|
|
||||||
let UC_ARM64_REG_S27 = 163
|
|
||||||
let UC_ARM64_REG_S28 = 164
|
|
||||||
let UC_ARM64_REG_S29 = 165
|
|
||||||
let UC_ARM64_REG_S30 = 166
|
|
||||||
let UC_ARM64_REG_S31 = 167
|
|
||||||
let UC_ARM64_REG_W0 = 168
|
|
||||||
let UC_ARM64_REG_W1 = 169
|
|
||||||
let UC_ARM64_REG_W2 = 170
|
|
||||||
let UC_ARM64_REG_W3 = 171
|
|
||||||
let UC_ARM64_REG_W4 = 172
|
|
||||||
let UC_ARM64_REG_W5 = 173
|
|
||||||
let UC_ARM64_REG_W6 = 174
|
|
||||||
let UC_ARM64_REG_W7 = 175
|
|
||||||
let UC_ARM64_REG_W8 = 176
|
|
||||||
let UC_ARM64_REG_W9 = 177
|
|
||||||
let UC_ARM64_REG_W10 = 178
|
|
||||||
let UC_ARM64_REG_W11 = 179
|
|
||||||
let UC_ARM64_REG_W12 = 180
|
|
||||||
let UC_ARM64_REG_W13 = 181
|
|
||||||
let UC_ARM64_REG_W14 = 182
|
|
||||||
let UC_ARM64_REG_W15 = 183
|
|
||||||
let UC_ARM64_REG_W16 = 184
|
|
||||||
let UC_ARM64_REG_W17 = 185
|
|
||||||
let UC_ARM64_REG_W18 = 186
|
|
||||||
let UC_ARM64_REG_W19 = 187
|
|
||||||
let UC_ARM64_REG_W20 = 188
|
|
||||||
let UC_ARM64_REG_W21 = 189
|
|
||||||
let UC_ARM64_REG_W22 = 190
|
|
||||||
let UC_ARM64_REG_W23 = 191
|
|
||||||
let UC_ARM64_REG_W24 = 192
|
|
||||||
let UC_ARM64_REG_W25 = 193
|
|
||||||
let UC_ARM64_REG_W26 = 194
|
|
||||||
let UC_ARM64_REG_W27 = 195
|
|
||||||
let UC_ARM64_REG_W28 = 196
|
|
||||||
let UC_ARM64_REG_W29 = 197
|
|
||||||
let UC_ARM64_REG_W30 = 198
|
|
||||||
let UC_ARM64_REG_X0 = 199
|
|
||||||
let UC_ARM64_REG_X1 = 200
|
|
||||||
let UC_ARM64_REG_X2 = 201
|
|
||||||
let UC_ARM64_REG_X3 = 202
|
|
||||||
let UC_ARM64_REG_X4 = 203
|
|
||||||
let UC_ARM64_REG_X5 = 204
|
|
||||||
let UC_ARM64_REG_X6 = 205
|
|
||||||
let UC_ARM64_REG_X7 = 206
|
|
||||||
let UC_ARM64_REG_X8 = 207
|
|
||||||
let UC_ARM64_REG_X9 = 208
|
|
||||||
let UC_ARM64_REG_X10 = 209
|
|
||||||
let UC_ARM64_REG_X11 = 210
|
|
||||||
let UC_ARM64_REG_X12 = 211
|
|
||||||
let UC_ARM64_REG_X13 = 212
|
|
||||||
let UC_ARM64_REG_X14 = 213
|
|
||||||
let UC_ARM64_REG_X15 = 214
|
|
||||||
let UC_ARM64_REG_X16 = 215
|
|
||||||
let UC_ARM64_REG_X17 = 216
|
|
||||||
let UC_ARM64_REG_X18 = 217
|
|
||||||
let UC_ARM64_REG_X19 = 218
|
|
||||||
let UC_ARM64_REG_X20 = 219
|
|
||||||
let UC_ARM64_REG_X21 = 220
|
|
||||||
let UC_ARM64_REG_X22 = 221
|
|
||||||
let UC_ARM64_REG_X23 = 222
|
|
||||||
let UC_ARM64_REG_X24 = 223
|
|
||||||
let UC_ARM64_REG_X25 = 224
|
|
||||||
let UC_ARM64_REG_X26 = 225
|
|
||||||
let UC_ARM64_REG_X27 = 226
|
|
||||||
let UC_ARM64_REG_X28 = 227
|
|
||||||
let UC_ARM64_REG_V0 = 228
|
|
||||||
let UC_ARM64_REG_V1 = 229
|
|
||||||
let UC_ARM64_REG_V2 = 230
|
|
||||||
let UC_ARM64_REG_V3 = 231
|
|
||||||
let UC_ARM64_REG_V4 = 232
|
|
||||||
let UC_ARM64_REG_V5 = 233
|
|
||||||
let UC_ARM64_REG_V6 = 234
|
|
||||||
let UC_ARM64_REG_V7 = 235
|
|
||||||
let UC_ARM64_REG_V8 = 236
|
|
||||||
let UC_ARM64_REG_V9 = 237
|
|
||||||
let UC_ARM64_REG_V10 = 238
|
|
||||||
let UC_ARM64_REG_V11 = 239
|
|
||||||
let UC_ARM64_REG_V12 = 240
|
|
||||||
let UC_ARM64_REG_V13 = 241
|
|
||||||
let UC_ARM64_REG_V14 = 242
|
|
||||||
let UC_ARM64_REG_V15 = 243
|
|
||||||
let UC_ARM64_REG_V16 = 244
|
|
||||||
let UC_ARM64_REG_V17 = 245
|
|
||||||
let UC_ARM64_REG_V18 = 246
|
|
||||||
let UC_ARM64_REG_V19 = 247
|
|
||||||
let UC_ARM64_REG_V20 = 248
|
|
||||||
let UC_ARM64_REG_V21 = 249
|
|
||||||
let UC_ARM64_REG_V22 = 250
|
|
||||||
let UC_ARM64_REG_V23 = 251
|
|
||||||
let UC_ARM64_REG_V24 = 252
|
|
||||||
let UC_ARM64_REG_V25 = 253
|
|
||||||
let UC_ARM64_REG_V26 = 254
|
|
||||||
let UC_ARM64_REG_V27 = 255
|
|
||||||
let UC_ARM64_REG_V28 = 256
|
|
||||||
let UC_ARM64_REG_V29 = 257
|
|
||||||
let UC_ARM64_REG_V30 = 258
|
|
||||||
let UC_ARM64_REG_V31 = 259
|
|
||||||
|
|
||||||
// pseudo registers
|
let UC_ARM64_REG_INVALID = 0
|
||||||
let UC_ARM64_REG_PC = 260
|
let UC_ARM64_REG_X29 = 1
|
||||||
let UC_ARM64_REG_ENDING = 261
|
let UC_ARM64_REG_X30 = 2
|
||||||
|
let UC_ARM64_REG_NZCV = 3
|
||||||
|
let UC_ARM64_REG_SP = 4
|
||||||
|
let UC_ARM64_REG_WSP = 5
|
||||||
|
let UC_ARM64_REG_WZR = 6
|
||||||
|
let UC_ARM64_REG_XZR = 7
|
||||||
|
let UC_ARM64_REG_B0 = 8
|
||||||
|
let UC_ARM64_REG_B1 = 9
|
||||||
|
let UC_ARM64_REG_B2 = 10
|
||||||
|
let UC_ARM64_REG_B3 = 11
|
||||||
|
let UC_ARM64_REG_B4 = 12
|
||||||
|
let UC_ARM64_REG_B5 = 13
|
||||||
|
let UC_ARM64_REG_B6 = 14
|
||||||
|
let UC_ARM64_REG_B7 = 15
|
||||||
|
let UC_ARM64_REG_B8 = 16
|
||||||
|
let UC_ARM64_REG_B9 = 17
|
||||||
|
let UC_ARM64_REG_B10 = 18
|
||||||
|
let UC_ARM64_REG_B11 = 19
|
||||||
|
let UC_ARM64_REG_B12 = 20
|
||||||
|
let UC_ARM64_REG_B13 = 21
|
||||||
|
let UC_ARM64_REG_B14 = 22
|
||||||
|
let UC_ARM64_REG_B15 = 23
|
||||||
|
let UC_ARM64_REG_B16 = 24
|
||||||
|
let UC_ARM64_REG_B17 = 25
|
||||||
|
let UC_ARM64_REG_B18 = 26
|
||||||
|
let UC_ARM64_REG_B19 = 27
|
||||||
|
let UC_ARM64_REG_B20 = 28
|
||||||
|
let UC_ARM64_REG_B21 = 29
|
||||||
|
let UC_ARM64_REG_B22 = 30
|
||||||
|
let UC_ARM64_REG_B23 = 31
|
||||||
|
let UC_ARM64_REG_B24 = 32
|
||||||
|
let UC_ARM64_REG_B25 = 33
|
||||||
|
let UC_ARM64_REG_B26 = 34
|
||||||
|
let UC_ARM64_REG_B27 = 35
|
||||||
|
let UC_ARM64_REG_B28 = 36
|
||||||
|
let UC_ARM64_REG_B29 = 37
|
||||||
|
let UC_ARM64_REG_B30 = 38
|
||||||
|
let UC_ARM64_REG_B31 = 39
|
||||||
|
let UC_ARM64_REG_D0 = 40
|
||||||
|
let UC_ARM64_REG_D1 = 41
|
||||||
|
let UC_ARM64_REG_D2 = 42
|
||||||
|
let UC_ARM64_REG_D3 = 43
|
||||||
|
let UC_ARM64_REG_D4 = 44
|
||||||
|
let UC_ARM64_REG_D5 = 45
|
||||||
|
let UC_ARM64_REG_D6 = 46
|
||||||
|
let UC_ARM64_REG_D7 = 47
|
||||||
|
let UC_ARM64_REG_D8 = 48
|
||||||
|
let UC_ARM64_REG_D9 = 49
|
||||||
|
let UC_ARM64_REG_D10 = 50
|
||||||
|
let UC_ARM64_REG_D11 = 51
|
||||||
|
let UC_ARM64_REG_D12 = 52
|
||||||
|
let UC_ARM64_REG_D13 = 53
|
||||||
|
let UC_ARM64_REG_D14 = 54
|
||||||
|
let UC_ARM64_REG_D15 = 55
|
||||||
|
let UC_ARM64_REG_D16 = 56
|
||||||
|
let UC_ARM64_REG_D17 = 57
|
||||||
|
let UC_ARM64_REG_D18 = 58
|
||||||
|
let UC_ARM64_REG_D19 = 59
|
||||||
|
let UC_ARM64_REG_D20 = 60
|
||||||
|
let UC_ARM64_REG_D21 = 61
|
||||||
|
let UC_ARM64_REG_D22 = 62
|
||||||
|
let UC_ARM64_REG_D23 = 63
|
||||||
|
let UC_ARM64_REG_D24 = 64
|
||||||
|
let UC_ARM64_REG_D25 = 65
|
||||||
|
let UC_ARM64_REG_D26 = 66
|
||||||
|
let UC_ARM64_REG_D27 = 67
|
||||||
|
let UC_ARM64_REG_D28 = 68
|
||||||
|
let UC_ARM64_REG_D29 = 69
|
||||||
|
let UC_ARM64_REG_D30 = 70
|
||||||
|
let UC_ARM64_REG_D31 = 71
|
||||||
|
let UC_ARM64_REG_H0 = 72
|
||||||
|
let UC_ARM64_REG_H1 = 73
|
||||||
|
let UC_ARM64_REG_H2 = 74
|
||||||
|
let UC_ARM64_REG_H3 = 75
|
||||||
|
let UC_ARM64_REG_H4 = 76
|
||||||
|
let UC_ARM64_REG_H5 = 77
|
||||||
|
let UC_ARM64_REG_H6 = 78
|
||||||
|
let UC_ARM64_REG_H7 = 79
|
||||||
|
let UC_ARM64_REG_H8 = 80
|
||||||
|
let UC_ARM64_REG_H9 = 81
|
||||||
|
let UC_ARM64_REG_H10 = 82
|
||||||
|
let UC_ARM64_REG_H11 = 83
|
||||||
|
let UC_ARM64_REG_H12 = 84
|
||||||
|
let UC_ARM64_REG_H13 = 85
|
||||||
|
let UC_ARM64_REG_H14 = 86
|
||||||
|
let UC_ARM64_REG_H15 = 87
|
||||||
|
let UC_ARM64_REG_H16 = 88
|
||||||
|
let UC_ARM64_REG_H17 = 89
|
||||||
|
let UC_ARM64_REG_H18 = 90
|
||||||
|
let UC_ARM64_REG_H19 = 91
|
||||||
|
let UC_ARM64_REG_H20 = 92
|
||||||
|
let UC_ARM64_REG_H21 = 93
|
||||||
|
let UC_ARM64_REG_H22 = 94
|
||||||
|
let UC_ARM64_REG_H23 = 95
|
||||||
|
let UC_ARM64_REG_H24 = 96
|
||||||
|
let UC_ARM64_REG_H25 = 97
|
||||||
|
let UC_ARM64_REG_H26 = 98
|
||||||
|
let UC_ARM64_REG_H27 = 99
|
||||||
|
let UC_ARM64_REG_H28 = 100
|
||||||
|
let UC_ARM64_REG_H29 = 101
|
||||||
|
let UC_ARM64_REG_H30 = 102
|
||||||
|
let UC_ARM64_REG_H31 = 103
|
||||||
|
let UC_ARM64_REG_Q0 = 104
|
||||||
|
let UC_ARM64_REG_Q1 = 105
|
||||||
|
let UC_ARM64_REG_Q2 = 106
|
||||||
|
let UC_ARM64_REG_Q3 = 107
|
||||||
|
let UC_ARM64_REG_Q4 = 108
|
||||||
|
let UC_ARM64_REG_Q5 = 109
|
||||||
|
let UC_ARM64_REG_Q6 = 110
|
||||||
|
let UC_ARM64_REG_Q7 = 111
|
||||||
|
let UC_ARM64_REG_Q8 = 112
|
||||||
|
let UC_ARM64_REG_Q9 = 113
|
||||||
|
let UC_ARM64_REG_Q10 = 114
|
||||||
|
let UC_ARM64_REG_Q11 = 115
|
||||||
|
let UC_ARM64_REG_Q12 = 116
|
||||||
|
let UC_ARM64_REG_Q13 = 117
|
||||||
|
let UC_ARM64_REG_Q14 = 118
|
||||||
|
let UC_ARM64_REG_Q15 = 119
|
||||||
|
let UC_ARM64_REG_Q16 = 120
|
||||||
|
let UC_ARM64_REG_Q17 = 121
|
||||||
|
let UC_ARM64_REG_Q18 = 122
|
||||||
|
let UC_ARM64_REG_Q19 = 123
|
||||||
|
let UC_ARM64_REG_Q20 = 124
|
||||||
|
let UC_ARM64_REG_Q21 = 125
|
||||||
|
let UC_ARM64_REG_Q22 = 126
|
||||||
|
let UC_ARM64_REG_Q23 = 127
|
||||||
|
let UC_ARM64_REG_Q24 = 128
|
||||||
|
let UC_ARM64_REG_Q25 = 129
|
||||||
|
let UC_ARM64_REG_Q26 = 130
|
||||||
|
let UC_ARM64_REG_Q27 = 131
|
||||||
|
let UC_ARM64_REG_Q28 = 132
|
||||||
|
let UC_ARM64_REG_Q29 = 133
|
||||||
|
let UC_ARM64_REG_Q30 = 134
|
||||||
|
let UC_ARM64_REG_Q31 = 135
|
||||||
|
let UC_ARM64_REG_S0 = 136
|
||||||
|
let UC_ARM64_REG_S1 = 137
|
||||||
|
let UC_ARM64_REG_S2 = 138
|
||||||
|
let UC_ARM64_REG_S3 = 139
|
||||||
|
let UC_ARM64_REG_S4 = 140
|
||||||
|
let UC_ARM64_REG_S5 = 141
|
||||||
|
let UC_ARM64_REG_S6 = 142
|
||||||
|
let UC_ARM64_REG_S7 = 143
|
||||||
|
let UC_ARM64_REG_S8 = 144
|
||||||
|
let UC_ARM64_REG_S9 = 145
|
||||||
|
let UC_ARM64_REG_S10 = 146
|
||||||
|
let UC_ARM64_REG_S11 = 147
|
||||||
|
let UC_ARM64_REG_S12 = 148
|
||||||
|
let UC_ARM64_REG_S13 = 149
|
||||||
|
let UC_ARM64_REG_S14 = 150
|
||||||
|
let UC_ARM64_REG_S15 = 151
|
||||||
|
let UC_ARM64_REG_S16 = 152
|
||||||
|
let UC_ARM64_REG_S17 = 153
|
||||||
|
let UC_ARM64_REG_S18 = 154
|
||||||
|
let UC_ARM64_REG_S19 = 155
|
||||||
|
let UC_ARM64_REG_S20 = 156
|
||||||
|
let UC_ARM64_REG_S21 = 157
|
||||||
|
let UC_ARM64_REG_S22 = 158
|
||||||
|
let UC_ARM64_REG_S23 = 159
|
||||||
|
let UC_ARM64_REG_S24 = 160
|
||||||
|
let UC_ARM64_REG_S25 = 161
|
||||||
|
let UC_ARM64_REG_S26 = 162
|
||||||
|
let UC_ARM64_REG_S27 = 163
|
||||||
|
let UC_ARM64_REG_S28 = 164
|
||||||
|
let UC_ARM64_REG_S29 = 165
|
||||||
|
let UC_ARM64_REG_S30 = 166
|
||||||
|
let UC_ARM64_REG_S31 = 167
|
||||||
|
let UC_ARM64_REG_W0 = 168
|
||||||
|
let UC_ARM64_REG_W1 = 169
|
||||||
|
let UC_ARM64_REG_W2 = 170
|
||||||
|
let UC_ARM64_REG_W3 = 171
|
||||||
|
let UC_ARM64_REG_W4 = 172
|
||||||
|
let UC_ARM64_REG_W5 = 173
|
||||||
|
let UC_ARM64_REG_W6 = 174
|
||||||
|
let UC_ARM64_REG_W7 = 175
|
||||||
|
let UC_ARM64_REG_W8 = 176
|
||||||
|
let UC_ARM64_REG_W9 = 177
|
||||||
|
let UC_ARM64_REG_W10 = 178
|
||||||
|
let UC_ARM64_REG_W11 = 179
|
||||||
|
let UC_ARM64_REG_W12 = 180
|
||||||
|
let UC_ARM64_REG_W13 = 181
|
||||||
|
let UC_ARM64_REG_W14 = 182
|
||||||
|
let UC_ARM64_REG_W15 = 183
|
||||||
|
let UC_ARM64_REG_W16 = 184
|
||||||
|
let UC_ARM64_REG_W17 = 185
|
||||||
|
let UC_ARM64_REG_W18 = 186
|
||||||
|
let UC_ARM64_REG_W19 = 187
|
||||||
|
let UC_ARM64_REG_W20 = 188
|
||||||
|
let UC_ARM64_REG_W21 = 189
|
||||||
|
let UC_ARM64_REG_W22 = 190
|
||||||
|
let UC_ARM64_REG_W23 = 191
|
||||||
|
let UC_ARM64_REG_W24 = 192
|
||||||
|
let UC_ARM64_REG_W25 = 193
|
||||||
|
let UC_ARM64_REG_W26 = 194
|
||||||
|
let UC_ARM64_REG_W27 = 195
|
||||||
|
let UC_ARM64_REG_W28 = 196
|
||||||
|
let UC_ARM64_REG_W29 = 197
|
||||||
|
let UC_ARM64_REG_W30 = 198
|
||||||
|
let UC_ARM64_REG_X0 = 199
|
||||||
|
let UC_ARM64_REG_X1 = 200
|
||||||
|
let UC_ARM64_REG_X2 = 201
|
||||||
|
let UC_ARM64_REG_X3 = 202
|
||||||
|
let UC_ARM64_REG_X4 = 203
|
||||||
|
let UC_ARM64_REG_X5 = 204
|
||||||
|
let UC_ARM64_REG_X6 = 205
|
||||||
|
let UC_ARM64_REG_X7 = 206
|
||||||
|
let UC_ARM64_REG_X8 = 207
|
||||||
|
let UC_ARM64_REG_X9 = 208
|
||||||
|
let UC_ARM64_REG_X10 = 209
|
||||||
|
let UC_ARM64_REG_X11 = 210
|
||||||
|
let UC_ARM64_REG_X12 = 211
|
||||||
|
let UC_ARM64_REG_X13 = 212
|
||||||
|
let UC_ARM64_REG_X14 = 213
|
||||||
|
let UC_ARM64_REG_X15 = 214
|
||||||
|
let UC_ARM64_REG_X16 = 215
|
||||||
|
let UC_ARM64_REG_X17 = 216
|
||||||
|
let UC_ARM64_REG_X18 = 217
|
||||||
|
let UC_ARM64_REG_X19 = 218
|
||||||
|
let UC_ARM64_REG_X20 = 219
|
||||||
|
let UC_ARM64_REG_X21 = 220
|
||||||
|
let UC_ARM64_REG_X22 = 221
|
||||||
|
let UC_ARM64_REG_X23 = 222
|
||||||
|
let UC_ARM64_REG_X24 = 223
|
||||||
|
let UC_ARM64_REG_X25 = 224
|
||||||
|
let UC_ARM64_REG_X26 = 225
|
||||||
|
let UC_ARM64_REG_X27 = 226
|
||||||
|
let UC_ARM64_REG_X28 = 227
|
||||||
|
let UC_ARM64_REG_V0 = 228
|
||||||
|
let UC_ARM64_REG_V1 = 229
|
||||||
|
let UC_ARM64_REG_V2 = 230
|
||||||
|
let UC_ARM64_REG_V3 = 231
|
||||||
|
let UC_ARM64_REG_V4 = 232
|
||||||
|
let UC_ARM64_REG_V5 = 233
|
||||||
|
let UC_ARM64_REG_V6 = 234
|
||||||
|
let UC_ARM64_REG_V7 = 235
|
||||||
|
let UC_ARM64_REG_V8 = 236
|
||||||
|
let UC_ARM64_REG_V9 = 237
|
||||||
|
let UC_ARM64_REG_V10 = 238
|
||||||
|
let UC_ARM64_REG_V11 = 239
|
||||||
|
let UC_ARM64_REG_V12 = 240
|
||||||
|
let UC_ARM64_REG_V13 = 241
|
||||||
|
let UC_ARM64_REG_V14 = 242
|
||||||
|
let UC_ARM64_REG_V15 = 243
|
||||||
|
let UC_ARM64_REG_V16 = 244
|
||||||
|
let UC_ARM64_REG_V17 = 245
|
||||||
|
let UC_ARM64_REG_V18 = 246
|
||||||
|
let UC_ARM64_REG_V19 = 247
|
||||||
|
let UC_ARM64_REG_V20 = 248
|
||||||
|
let UC_ARM64_REG_V21 = 249
|
||||||
|
let UC_ARM64_REG_V22 = 250
|
||||||
|
let UC_ARM64_REG_V23 = 251
|
||||||
|
let UC_ARM64_REG_V24 = 252
|
||||||
|
let UC_ARM64_REG_V25 = 253
|
||||||
|
let UC_ARM64_REG_V26 = 254
|
||||||
|
let UC_ARM64_REG_V27 = 255
|
||||||
|
let UC_ARM64_REG_V28 = 256
|
||||||
|
let UC_ARM64_REG_V29 = 257
|
||||||
|
let UC_ARM64_REG_V30 = 258
|
||||||
|
let UC_ARM64_REG_V31 = 259
|
||||||
|
|
||||||
|
// pseudo registers
|
||||||
|
let UC_ARM64_REG_PC = 260
|
||||||
|
let UC_ARM64_REG_ENDING = 261
|
||||||
|
|
||||||
|
// alias registers
|
||||||
|
let UC_ARM64_REG_IP1 = 215
|
||||||
|
let UC_ARM64_REG_IP0 = 216
|
||||||
|
let UC_ARM64_REG_FP = 1
|
||||||
|
let UC_ARM64_REG_LR = 2
|
||||||
|
|
||||||
// alias registers
|
|
||||||
let UC_ARM64_REG_IP1 = 215
|
|
||||||
let UC_ARM64_REG_IP0 = 216
|
|
||||||
let UC_ARM64_REG_FP = 1
|
|
||||||
let UC_ARM64_REG_LR = 2
|
|
|
@ -1,23 +1,4 @@
|
||||||
(*
|
// For Unicorn Engine. AUTO-GENERATED FILE, DO NOT EDIT
|
||||||
|
|
||||||
.NET bindings for the UnicornEngine Emulator Engine
|
|
||||||
|
|
||||||
Copyright(c) 2015 Antonio Parata
|
|
||||||
|
|
||||||
This program is free software; you can redistribute it and/or
|
|
||||||
modify it under the terms of the GNU General Public License
|
|
||||||
version 2 as published by the Free Software Foundation.
|
|
||||||
|
|
||||||
This program is distributed in the hope that it will be useful,
|
|
||||||
but WITHOUT ANY WARRANTY; without even the implied warranty of
|
|
||||||
MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
|
|
||||||
GNU General Public License for more details.
|
|
||||||
|
|
||||||
You should have received a copy of the GNU General Public License
|
|
||||||
along with this program; if not, write to the Free Software
|
|
||||||
Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301, USA.
|
|
||||||
|
|
||||||
*)
|
|
||||||
|
|
||||||
namespace UnicornEngine.Const
|
namespace UnicornEngine.Const
|
||||||
|
|
||||||
|
@ -25,88 +6,90 @@ open System
|
||||||
|
|
||||||
[<AutoOpen>]
|
[<AutoOpen>]
|
||||||
module Common =
|
module Common =
|
||||||
let UC_API_MAJOR = 0
|
|
||||||
let UC_API_MINOR = 9
|
|
||||||
let UC_SECOND_SCALE = 1000000
|
|
||||||
let UC_MILISECOND_SCALE = 1000
|
|
||||||
let UC_ARCH_ARM = 1
|
|
||||||
let UC_ARCH_ARM64 = 2
|
|
||||||
let UC_ARCH_MIPS = 3
|
|
||||||
let UC_ARCH_X86 = 4
|
|
||||||
let UC_ARCH_PPC = 5
|
|
||||||
let UC_ARCH_SPARC = 6
|
|
||||||
let UC_ARCH_M68K = 7
|
|
||||||
let UC_ARCH_MAX = 8
|
|
||||||
|
|
||||||
let UC_MODE_LITTLE_ENDIAN = 0
|
let UC_API_MAJOR = 0
|
||||||
|
let UC_API_MINOR = 9
|
||||||
|
let UC_SECOND_SCALE = 1000000
|
||||||
|
let UC_MILISECOND_SCALE = 1000
|
||||||
|
let UC_ARCH_ARM = 1
|
||||||
|
let UC_ARCH_ARM64 = 2
|
||||||
|
let UC_ARCH_MIPS = 3
|
||||||
|
let UC_ARCH_X86 = 4
|
||||||
|
let UC_ARCH_PPC = 5
|
||||||
|
let UC_ARCH_SPARC = 6
|
||||||
|
let UC_ARCH_M68K = 7
|
||||||
|
let UC_ARCH_MAX = 8
|
||||||
|
|
||||||
let UC_MODE_ARM = 0
|
let UC_MODE_LITTLE_ENDIAN = 0
|
||||||
let UC_MODE_16 = 2
|
|
||||||
let UC_MODE_32 = 4
|
|
||||||
let UC_MODE_64 = 8
|
|
||||||
let UC_MODE_THUMB = 16
|
|
||||||
let UC_MODE_MCLASS = 32
|
|
||||||
let UC_MODE_V8 = 64
|
|
||||||
let UC_MODE_MICRO = 16
|
|
||||||
let UC_MODE_MIPS3 = 32
|
|
||||||
let UC_MODE_MIPS32R6 = 64
|
|
||||||
let UC_MODE_V9 = 16
|
|
||||||
let UC_MODE_QPX = 16
|
|
||||||
let UC_MODE_BIG_ENDIAN = 1073741824
|
|
||||||
let UC_MODE_MIPS32 = 4
|
|
||||||
let UC_MODE_MIPS64 = 8
|
|
||||||
|
|
||||||
let UC_ERR_OK = 0
|
let UC_MODE_ARM = 0
|
||||||
let UC_ERR_NOMEM = 1
|
let UC_MODE_16 = 2
|
||||||
let UC_ERR_ARCH = 2
|
let UC_MODE_32 = 4
|
||||||
let UC_ERR_HANDLE = 3
|
let UC_MODE_64 = 8
|
||||||
let UC_ERR_MODE = 4
|
let UC_MODE_THUMB = 16
|
||||||
let UC_ERR_VERSION = 5
|
let UC_MODE_MCLASS = 32
|
||||||
let UC_ERR_READ_UNMAPPED = 6
|
let UC_MODE_V8 = 64
|
||||||
let UC_ERR_WRITE_UNMAPPED = 7
|
let UC_MODE_MICRO = 16
|
||||||
let UC_ERR_FETCH_UNMAPPED = 8
|
let UC_MODE_MIPS3 = 32
|
||||||
let UC_ERR_HOOK = 9
|
let UC_MODE_MIPS32R6 = 64
|
||||||
let UC_ERR_INSN_INVALID = 10
|
let UC_MODE_V9 = 16
|
||||||
let UC_ERR_MAP = 11
|
let UC_MODE_QPX = 16
|
||||||
let UC_ERR_WRITE_PROT = 12
|
let UC_MODE_BIG_ENDIAN = 1073741824
|
||||||
let UC_ERR_READ_PROT = 13
|
let UC_MODE_MIPS32 = 4
|
||||||
let UC_ERR_FETCH_PROT = 14
|
let UC_MODE_MIPS64 = 8
|
||||||
let UC_ERR_ARG = 15
|
|
||||||
let UC_ERR_READ_UNALIGNED = 16
|
let UC_ERR_OK = 0
|
||||||
let UC_ERR_WRITE_UNALIGNED = 17
|
let UC_ERR_NOMEM = 1
|
||||||
let UC_ERR_FETCH_UNALIGNED = 18
|
let UC_ERR_ARCH = 2
|
||||||
let UC_ERR_HOOK_EXIST = 19
|
let UC_ERR_HANDLE = 3
|
||||||
let UC_MEM_READ = 16
|
let UC_ERR_MODE = 4
|
||||||
let UC_MEM_WRITE = 17
|
let UC_ERR_VERSION = 5
|
||||||
let UC_MEM_FETCH = 18
|
let UC_ERR_READ_UNMAPPED = 6
|
||||||
let UC_MEM_READ_UNMAPPED = 19
|
let UC_ERR_WRITE_UNMAPPED = 7
|
||||||
let UC_MEM_WRITE_UNMAPPED = 20
|
let UC_ERR_FETCH_UNMAPPED = 8
|
||||||
let UC_MEM_FETCH_UNMAPPED = 21
|
let UC_ERR_HOOK = 9
|
||||||
let UC_MEM_WRITE_PROT = 22
|
let UC_ERR_INSN_INVALID = 10
|
||||||
let UC_MEM_READ_PROT = 23
|
let UC_ERR_MAP = 11
|
||||||
let UC_MEM_FETCH_PROT = 24
|
let UC_ERR_WRITE_PROT = 12
|
||||||
let UC_HOOK_INTR = 1
|
let UC_ERR_READ_PROT = 13
|
||||||
let UC_HOOK_INSN = 2
|
let UC_ERR_FETCH_PROT = 14
|
||||||
let UC_HOOK_CODE = 4
|
let UC_ERR_ARG = 15
|
||||||
let UC_HOOK_BLOCK = 8
|
let UC_ERR_READ_UNALIGNED = 16
|
||||||
let UC_HOOK_MEM_READ_UNMAPPED = 16
|
let UC_ERR_WRITE_UNALIGNED = 17
|
||||||
let UC_HOOK_MEM_WRITE_UNMAPPED = 32
|
let UC_ERR_FETCH_UNALIGNED = 18
|
||||||
let UC_HOOK_MEM_FETCH_UNMAPPED = 64
|
let UC_ERR_HOOK_EXIST = 19
|
||||||
let UC_HOOK_MEM_READ_PROT = 128
|
let UC_MEM_READ = 16
|
||||||
let UC_HOOK_MEM_WRITE_PROT = 256
|
let UC_MEM_WRITE = 17
|
||||||
let UC_HOOK_MEM_FETCH_PROT = 512
|
let UC_MEM_FETCH = 18
|
||||||
let UC_HOOK_MEM_READ = 1024
|
let UC_MEM_READ_UNMAPPED = 19
|
||||||
let UC_HOOK_MEM_WRITE = 2048
|
let UC_MEM_WRITE_UNMAPPED = 20
|
||||||
let UC_HOOK_MEM_FETCH = 4096
|
let UC_MEM_FETCH_UNMAPPED = 21
|
||||||
let UC_HOOK_MEM_UNMAPPED = 112
|
let UC_MEM_WRITE_PROT = 22
|
||||||
let UC_HOOK_MEM_PROT = 896
|
let UC_MEM_READ_PROT = 23
|
||||||
let UC_HOOK_MEM_READ_INVALID = 144
|
let UC_MEM_FETCH_PROT = 24
|
||||||
let UC_HOOK_MEM_WRITE_INVALID = 288
|
let UC_HOOK_INTR = 1
|
||||||
let UC_HOOK_MEM_FETCH_INVALID = 576
|
let UC_HOOK_INSN = 2
|
||||||
let UC_HOOK_MEM_INVALID = 1008
|
let UC_HOOK_CODE = 4
|
||||||
|
let UC_HOOK_BLOCK = 8
|
||||||
|
let UC_HOOK_MEM_READ_UNMAPPED = 16
|
||||||
|
let UC_HOOK_MEM_WRITE_UNMAPPED = 32
|
||||||
|
let UC_HOOK_MEM_FETCH_UNMAPPED = 64
|
||||||
|
let UC_HOOK_MEM_READ_PROT = 128
|
||||||
|
let UC_HOOK_MEM_WRITE_PROT = 256
|
||||||
|
let UC_HOOK_MEM_FETCH_PROT = 512
|
||||||
|
let UC_HOOK_MEM_READ = 1024
|
||||||
|
let UC_HOOK_MEM_WRITE = 2048
|
||||||
|
let UC_HOOK_MEM_FETCH = 4096
|
||||||
|
let UC_HOOK_MEM_UNMAPPED = 112
|
||||||
|
let UC_HOOK_MEM_PROT = 896
|
||||||
|
let UC_HOOK_MEM_READ_INVALID = 144
|
||||||
|
let UC_HOOK_MEM_WRITE_INVALID = 288
|
||||||
|
let UC_HOOK_MEM_FETCH_INVALID = 576
|
||||||
|
let UC_HOOK_MEM_INVALID = 1008
|
||||||
|
|
||||||
|
let UC_PROT_NONE = 0
|
||||||
|
let UC_PROT_READ = 1
|
||||||
|
let UC_PROT_WRITE = 2
|
||||||
|
let UC_PROT_EXEC = 4
|
||||||
|
let UC_PROT_ALL = 7
|
||||||
|
|
||||||
let UC_PROT_NONE = 0
|
|
||||||
let UC_PROT_READ = 1
|
|
||||||
let UC_PROT_WRITE = 2
|
|
||||||
let UC_PROT_EXEC = 4
|
|
||||||
let UC_PROT_ALL = 7
|
|
|
@ -1,23 +1,4 @@
|
||||||
(*
|
// For Unicorn Engine. AUTO-GENERATED FILE, DO NOT EDIT
|
||||||
|
|
||||||
.NET bindings for the UnicornEngine Emulator Engine
|
|
||||||
|
|
||||||
Copyright(c) 2015 Antonio Parata
|
|
||||||
|
|
||||||
This program is free software; you can redistribute it and/or
|
|
||||||
modify it under the terms of the GNU General Public License
|
|
||||||
version 2 as published by the Free Software Foundation.
|
|
||||||
|
|
||||||
This program is distributed in the hope that it will be useful,
|
|
||||||
but WITHOUT ANY WARRANTY; without even the implied warranty of
|
|
||||||
MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
|
|
||||||
GNU General Public License for more details.
|
|
||||||
|
|
||||||
You should have received a copy of the GNU General Public License
|
|
||||||
along with this program; if not, write to the Free Software
|
|
||||||
Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301, USA.
|
|
||||||
|
|
||||||
*)
|
|
||||||
|
|
||||||
namespace UnicornEngine.Const
|
namespace UnicornEngine.Const
|
||||||
|
|
||||||
|
@ -26,24 +7,26 @@ open System
|
||||||
[<AutoOpen>]
|
[<AutoOpen>]
|
||||||
module M68k =
|
module M68k =
|
||||||
|
|
||||||
// M68K registers
|
// M68K registers
|
||||||
let UC_M68K_REG_INVALID = 0
|
|
||||||
let UC_M68K_REG_A0 = 1
|
let UC_M68K_REG_INVALID = 0
|
||||||
let UC_M68K_REG_A1 = 2
|
let UC_M68K_REG_A0 = 1
|
||||||
let UC_M68K_REG_A2 = 3
|
let UC_M68K_REG_A1 = 2
|
||||||
let UC_M68K_REG_A3 = 4
|
let UC_M68K_REG_A2 = 3
|
||||||
let UC_M68K_REG_A4 = 5
|
let UC_M68K_REG_A3 = 4
|
||||||
let UC_M68K_REG_A5 = 6
|
let UC_M68K_REG_A4 = 5
|
||||||
let UC_M68K_REG_A6 = 7
|
let UC_M68K_REG_A5 = 6
|
||||||
let UC_M68K_REG_A7 = 8
|
let UC_M68K_REG_A6 = 7
|
||||||
let UC_M68K_REG_D0 = 9
|
let UC_M68K_REG_A7 = 8
|
||||||
let UC_M68K_REG_D1 = 10
|
let UC_M68K_REG_D0 = 9
|
||||||
let UC_M68K_REG_D2 = 11
|
let UC_M68K_REG_D1 = 10
|
||||||
let UC_M68K_REG_D3 = 12
|
let UC_M68K_REG_D2 = 11
|
||||||
let UC_M68K_REG_D4 = 13
|
let UC_M68K_REG_D3 = 12
|
||||||
let UC_M68K_REG_D5 = 14
|
let UC_M68K_REG_D4 = 13
|
||||||
let UC_M68K_REG_D6 = 15
|
let UC_M68K_REG_D5 = 14
|
||||||
let UC_M68K_REG_D7 = 16
|
let UC_M68K_REG_D6 = 15
|
||||||
let UC_M68K_REG_SR = 17
|
let UC_M68K_REG_D7 = 16
|
||||||
let UC_M68K_REG_PC = 18
|
let UC_M68K_REG_SR = 17
|
||||||
let UC_M68K_REG_ENDING = 19
|
let UC_M68K_REG_PC = 18
|
||||||
|
let UC_M68K_REG_ENDING = 19
|
||||||
|
|
||||||
|
|
|
@ -1,23 +1,4 @@
|
||||||
(*
|
// For Unicorn Engine. AUTO-GENERATED FILE, DO NOT EDIT
|
||||||
|
|
||||||
.NET bindings for the UnicornEngine Emulator Engine
|
|
||||||
|
|
||||||
Copyright(c) 2015 Antonio Parata
|
|
||||||
|
|
||||||
This program is free software; you can redistribute it and/or
|
|
||||||
modify it under the terms of the GNU General Public License
|
|
||||||
version 2 as published by the Free Software Foundation.
|
|
||||||
|
|
||||||
This program is distributed in the hope that it will be useful,
|
|
||||||
but WITHOUT ANY WARRANTY; without even the implied warranty of
|
|
||||||
MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
|
|
||||||
GNU General Public License for more details.
|
|
||||||
|
|
||||||
You should have received a copy of the GNU General Public License
|
|
||||||
along with this program; if not, write to the Free Software
|
|
||||||
Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301, USA.
|
|
||||||
|
|
||||||
*)
|
|
||||||
|
|
||||||
namespace UnicornEngine.Const
|
namespace UnicornEngine.Const
|
||||||
|
|
||||||
|
@ -26,195 +7,197 @@ open System
|
||||||
[<AutoOpen>]
|
[<AutoOpen>]
|
||||||
module Mips =
|
module Mips =
|
||||||
|
|
||||||
// MIPS registers
|
// MIPS registers
|
||||||
let UC_MIPS_REG_INVALID = 0
|
|
||||||
|
|
||||||
// General purpose registers
|
let UC_MIPS_REG_INVALID = 0
|
||||||
let UC_MIPS_REG_PC = 1
|
|
||||||
let UC_MIPS_REG_0 = 2
|
|
||||||
let UC_MIPS_REG_1 = 3
|
|
||||||
let UC_MIPS_REG_2 = 4
|
|
||||||
let UC_MIPS_REG_3 = 5
|
|
||||||
let UC_MIPS_REG_4 = 6
|
|
||||||
let UC_MIPS_REG_5 = 7
|
|
||||||
let UC_MIPS_REG_6 = 8
|
|
||||||
let UC_MIPS_REG_7 = 9
|
|
||||||
let UC_MIPS_REG_8 = 10
|
|
||||||
let UC_MIPS_REG_9 = 11
|
|
||||||
let UC_MIPS_REG_10 = 12
|
|
||||||
let UC_MIPS_REG_11 = 13
|
|
||||||
let UC_MIPS_REG_12 = 14
|
|
||||||
let UC_MIPS_REG_13 = 15
|
|
||||||
let UC_MIPS_REG_14 = 16
|
|
||||||
let UC_MIPS_REG_15 = 17
|
|
||||||
let UC_MIPS_REG_16 = 18
|
|
||||||
let UC_MIPS_REG_17 = 19
|
|
||||||
let UC_MIPS_REG_18 = 20
|
|
||||||
let UC_MIPS_REG_19 = 21
|
|
||||||
let UC_MIPS_REG_20 = 22
|
|
||||||
let UC_MIPS_REG_21 = 23
|
|
||||||
let UC_MIPS_REG_22 = 24
|
|
||||||
let UC_MIPS_REG_23 = 25
|
|
||||||
let UC_MIPS_REG_24 = 26
|
|
||||||
let UC_MIPS_REG_25 = 27
|
|
||||||
let UC_MIPS_REG_26 = 28
|
|
||||||
let UC_MIPS_REG_27 = 29
|
|
||||||
let UC_MIPS_REG_28 = 30
|
|
||||||
let UC_MIPS_REG_29 = 31
|
|
||||||
let UC_MIPS_REG_30 = 32
|
|
||||||
let UC_MIPS_REG_31 = 33
|
|
||||||
|
|
||||||
// DSP registers
|
// General purpose registers
|
||||||
let UC_MIPS_REG_DSPCCOND = 34
|
let UC_MIPS_REG_PC = 1
|
||||||
let UC_MIPS_REG_DSPCARRY = 35
|
let UC_MIPS_REG_0 = 2
|
||||||
let UC_MIPS_REG_DSPEFI = 36
|
let UC_MIPS_REG_1 = 3
|
||||||
let UC_MIPS_REG_DSPOUTFLAG = 37
|
let UC_MIPS_REG_2 = 4
|
||||||
let UC_MIPS_REG_DSPOUTFLAG16_19 = 38
|
let UC_MIPS_REG_3 = 5
|
||||||
let UC_MIPS_REG_DSPOUTFLAG20 = 39
|
let UC_MIPS_REG_4 = 6
|
||||||
let UC_MIPS_REG_DSPOUTFLAG21 = 40
|
let UC_MIPS_REG_5 = 7
|
||||||
let UC_MIPS_REG_DSPOUTFLAG22 = 41
|
let UC_MIPS_REG_6 = 8
|
||||||
let UC_MIPS_REG_DSPOUTFLAG23 = 42
|
let UC_MIPS_REG_7 = 9
|
||||||
let UC_MIPS_REG_DSPPOS = 43
|
let UC_MIPS_REG_8 = 10
|
||||||
let UC_MIPS_REG_DSPSCOUNT = 44
|
let UC_MIPS_REG_9 = 11
|
||||||
|
let UC_MIPS_REG_10 = 12
|
||||||
|
let UC_MIPS_REG_11 = 13
|
||||||
|
let UC_MIPS_REG_12 = 14
|
||||||
|
let UC_MIPS_REG_13 = 15
|
||||||
|
let UC_MIPS_REG_14 = 16
|
||||||
|
let UC_MIPS_REG_15 = 17
|
||||||
|
let UC_MIPS_REG_16 = 18
|
||||||
|
let UC_MIPS_REG_17 = 19
|
||||||
|
let UC_MIPS_REG_18 = 20
|
||||||
|
let UC_MIPS_REG_19 = 21
|
||||||
|
let UC_MIPS_REG_20 = 22
|
||||||
|
let UC_MIPS_REG_21 = 23
|
||||||
|
let UC_MIPS_REG_22 = 24
|
||||||
|
let UC_MIPS_REG_23 = 25
|
||||||
|
let UC_MIPS_REG_24 = 26
|
||||||
|
let UC_MIPS_REG_25 = 27
|
||||||
|
let UC_MIPS_REG_26 = 28
|
||||||
|
let UC_MIPS_REG_27 = 29
|
||||||
|
let UC_MIPS_REG_28 = 30
|
||||||
|
let UC_MIPS_REG_29 = 31
|
||||||
|
let UC_MIPS_REG_30 = 32
|
||||||
|
let UC_MIPS_REG_31 = 33
|
||||||
|
|
||||||
// ACC registers
|
// DSP registers
|
||||||
let UC_MIPS_REG_AC0 = 45
|
let UC_MIPS_REG_DSPCCOND = 34
|
||||||
let UC_MIPS_REG_AC1 = 46
|
let UC_MIPS_REG_DSPCARRY = 35
|
||||||
let UC_MIPS_REG_AC2 = 47
|
let UC_MIPS_REG_DSPEFI = 36
|
||||||
let UC_MIPS_REG_AC3 = 48
|
let UC_MIPS_REG_DSPOUTFLAG = 37
|
||||||
|
let UC_MIPS_REG_DSPOUTFLAG16_19 = 38
|
||||||
|
let UC_MIPS_REG_DSPOUTFLAG20 = 39
|
||||||
|
let UC_MIPS_REG_DSPOUTFLAG21 = 40
|
||||||
|
let UC_MIPS_REG_DSPOUTFLAG22 = 41
|
||||||
|
let UC_MIPS_REG_DSPOUTFLAG23 = 42
|
||||||
|
let UC_MIPS_REG_DSPPOS = 43
|
||||||
|
let UC_MIPS_REG_DSPSCOUNT = 44
|
||||||
|
|
||||||
// COP registers
|
// ACC registers
|
||||||
let UC_MIPS_REG_CC0 = 49
|
let UC_MIPS_REG_AC0 = 45
|
||||||
let UC_MIPS_REG_CC1 = 50
|
let UC_MIPS_REG_AC1 = 46
|
||||||
let UC_MIPS_REG_CC2 = 51
|
let UC_MIPS_REG_AC2 = 47
|
||||||
let UC_MIPS_REG_CC3 = 52
|
let UC_MIPS_REG_AC3 = 48
|
||||||
let UC_MIPS_REG_CC4 = 53
|
|
||||||
let UC_MIPS_REG_CC5 = 54
|
|
||||||
let UC_MIPS_REG_CC6 = 55
|
|
||||||
let UC_MIPS_REG_CC7 = 56
|
|
||||||
|
|
||||||
// FPU registers
|
// COP registers
|
||||||
let UC_MIPS_REG_F0 = 57
|
let UC_MIPS_REG_CC0 = 49
|
||||||
let UC_MIPS_REG_F1 = 58
|
let UC_MIPS_REG_CC1 = 50
|
||||||
let UC_MIPS_REG_F2 = 59
|
let UC_MIPS_REG_CC2 = 51
|
||||||
let UC_MIPS_REG_F3 = 60
|
let UC_MIPS_REG_CC3 = 52
|
||||||
let UC_MIPS_REG_F4 = 61
|
let UC_MIPS_REG_CC4 = 53
|
||||||
let UC_MIPS_REG_F5 = 62
|
let UC_MIPS_REG_CC5 = 54
|
||||||
let UC_MIPS_REG_F6 = 63
|
let UC_MIPS_REG_CC6 = 55
|
||||||
let UC_MIPS_REG_F7 = 64
|
let UC_MIPS_REG_CC7 = 56
|
||||||
let UC_MIPS_REG_F8 = 65
|
|
||||||
let UC_MIPS_REG_F9 = 66
|
// FPU registers
|
||||||
let UC_MIPS_REG_F10 = 67
|
let UC_MIPS_REG_F0 = 57
|
||||||
let UC_MIPS_REG_F11 = 68
|
let UC_MIPS_REG_F1 = 58
|
||||||
let UC_MIPS_REG_F12 = 69
|
let UC_MIPS_REG_F2 = 59
|
||||||
let UC_MIPS_REG_F13 = 70
|
let UC_MIPS_REG_F3 = 60
|
||||||
let UC_MIPS_REG_F14 = 71
|
let UC_MIPS_REG_F4 = 61
|
||||||
let UC_MIPS_REG_F15 = 72
|
let UC_MIPS_REG_F5 = 62
|
||||||
let UC_MIPS_REG_F16 = 73
|
let UC_MIPS_REG_F6 = 63
|
||||||
let UC_MIPS_REG_F17 = 74
|
let UC_MIPS_REG_F7 = 64
|
||||||
let UC_MIPS_REG_F18 = 75
|
let UC_MIPS_REG_F8 = 65
|
||||||
let UC_MIPS_REG_F19 = 76
|
let UC_MIPS_REG_F9 = 66
|
||||||
let UC_MIPS_REG_F20 = 77
|
let UC_MIPS_REG_F10 = 67
|
||||||
let UC_MIPS_REG_F21 = 78
|
let UC_MIPS_REG_F11 = 68
|
||||||
let UC_MIPS_REG_F22 = 79
|
let UC_MIPS_REG_F12 = 69
|
||||||
let UC_MIPS_REG_F23 = 80
|
let UC_MIPS_REG_F13 = 70
|
||||||
let UC_MIPS_REG_F24 = 81
|
let UC_MIPS_REG_F14 = 71
|
||||||
let UC_MIPS_REG_F25 = 82
|
let UC_MIPS_REG_F15 = 72
|
||||||
let UC_MIPS_REG_F26 = 83
|
let UC_MIPS_REG_F16 = 73
|
||||||
let UC_MIPS_REG_F27 = 84
|
let UC_MIPS_REG_F17 = 74
|
||||||
let UC_MIPS_REG_F28 = 85
|
let UC_MIPS_REG_F18 = 75
|
||||||
let UC_MIPS_REG_F29 = 86
|
let UC_MIPS_REG_F19 = 76
|
||||||
let UC_MIPS_REG_F30 = 87
|
let UC_MIPS_REG_F20 = 77
|
||||||
let UC_MIPS_REG_F31 = 88
|
let UC_MIPS_REG_F21 = 78
|
||||||
let UC_MIPS_REG_FCC0 = 89
|
let UC_MIPS_REG_F22 = 79
|
||||||
let UC_MIPS_REG_FCC1 = 90
|
let UC_MIPS_REG_F23 = 80
|
||||||
let UC_MIPS_REG_FCC2 = 91
|
let UC_MIPS_REG_F24 = 81
|
||||||
let UC_MIPS_REG_FCC3 = 92
|
let UC_MIPS_REG_F25 = 82
|
||||||
let UC_MIPS_REG_FCC4 = 93
|
let UC_MIPS_REG_F26 = 83
|
||||||
let UC_MIPS_REG_FCC5 = 94
|
let UC_MIPS_REG_F27 = 84
|
||||||
let UC_MIPS_REG_FCC6 = 95
|
let UC_MIPS_REG_F28 = 85
|
||||||
let UC_MIPS_REG_FCC7 = 96
|
let UC_MIPS_REG_F29 = 86
|
||||||
|
let UC_MIPS_REG_F30 = 87
|
||||||
|
let UC_MIPS_REG_F31 = 88
|
||||||
|
let UC_MIPS_REG_FCC0 = 89
|
||||||
|
let UC_MIPS_REG_FCC1 = 90
|
||||||
|
let UC_MIPS_REG_FCC2 = 91
|
||||||
|
let UC_MIPS_REG_FCC3 = 92
|
||||||
|
let UC_MIPS_REG_FCC4 = 93
|
||||||
|
let UC_MIPS_REG_FCC5 = 94
|
||||||
|
let UC_MIPS_REG_FCC6 = 95
|
||||||
|
let UC_MIPS_REG_FCC7 = 96
|
||||||
|
|
||||||
|
// AFPR128
|
||||||
|
let UC_MIPS_REG_W0 = 97
|
||||||
|
let UC_MIPS_REG_W1 = 98
|
||||||
|
let UC_MIPS_REG_W2 = 99
|
||||||
|
let UC_MIPS_REG_W3 = 100
|
||||||
|
let UC_MIPS_REG_W4 = 101
|
||||||
|
let UC_MIPS_REG_W5 = 102
|
||||||
|
let UC_MIPS_REG_W6 = 103
|
||||||
|
let UC_MIPS_REG_W7 = 104
|
||||||
|
let UC_MIPS_REG_W8 = 105
|
||||||
|
let UC_MIPS_REG_W9 = 106
|
||||||
|
let UC_MIPS_REG_W10 = 107
|
||||||
|
let UC_MIPS_REG_W11 = 108
|
||||||
|
let UC_MIPS_REG_W12 = 109
|
||||||
|
let UC_MIPS_REG_W13 = 110
|
||||||
|
let UC_MIPS_REG_W14 = 111
|
||||||
|
let UC_MIPS_REG_W15 = 112
|
||||||
|
let UC_MIPS_REG_W16 = 113
|
||||||
|
let UC_MIPS_REG_W17 = 114
|
||||||
|
let UC_MIPS_REG_W18 = 115
|
||||||
|
let UC_MIPS_REG_W19 = 116
|
||||||
|
let UC_MIPS_REG_W20 = 117
|
||||||
|
let UC_MIPS_REG_W21 = 118
|
||||||
|
let UC_MIPS_REG_W22 = 119
|
||||||
|
let UC_MIPS_REG_W23 = 120
|
||||||
|
let UC_MIPS_REG_W24 = 121
|
||||||
|
let UC_MIPS_REG_W25 = 122
|
||||||
|
let UC_MIPS_REG_W26 = 123
|
||||||
|
let UC_MIPS_REG_W27 = 124
|
||||||
|
let UC_MIPS_REG_W28 = 125
|
||||||
|
let UC_MIPS_REG_W29 = 126
|
||||||
|
let UC_MIPS_REG_W30 = 127
|
||||||
|
let UC_MIPS_REG_W31 = 128
|
||||||
|
let UC_MIPS_REG_HI = 129
|
||||||
|
let UC_MIPS_REG_LO = 130
|
||||||
|
let UC_MIPS_REG_P0 = 131
|
||||||
|
let UC_MIPS_REG_P1 = 132
|
||||||
|
let UC_MIPS_REG_P2 = 133
|
||||||
|
let UC_MIPS_REG_MPL0 = 134
|
||||||
|
let UC_MIPS_REG_MPL1 = 135
|
||||||
|
let UC_MIPS_REG_MPL2 = 136
|
||||||
|
let UC_MIPS_REG_ENDING = 137
|
||||||
|
let UC_MIPS_REG_ZERO = 2
|
||||||
|
let UC_MIPS_REG_AT = 3
|
||||||
|
let UC_MIPS_REG_V0 = 4
|
||||||
|
let UC_MIPS_REG_V1 = 5
|
||||||
|
let UC_MIPS_REG_A0 = 6
|
||||||
|
let UC_MIPS_REG_A1 = 7
|
||||||
|
let UC_MIPS_REG_A2 = 8
|
||||||
|
let UC_MIPS_REG_A3 = 9
|
||||||
|
let UC_MIPS_REG_T0 = 10
|
||||||
|
let UC_MIPS_REG_T1 = 11
|
||||||
|
let UC_MIPS_REG_T2 = 12
|
||||||
|
let UC_MIPS_REG_T3 = 13
|
||||||
|
let UC_MIPS_REG_T4 = 14
|
||||||
|
let UC_MIPS_REG_T5 = 15
|
||||||
|
let UC_MIPS_REG_T6 = 16
|
||||||
|
let UC_MIPS_REG_T7 = 17
|
||||||
|
let UC_MIPS_REG_S0 = 18
|
||||||
|
let UC_MIPS_REG_S1 = 19
|
||||||
|
let UC_MIPS_REG_S2 = 20
|
||||||
|
let UC_MIPS_REG_S3 = 21
|
||||||
|
let UC_MIPS_REG_S4 = 22
|
||||||
|
let UC_MIPS_REG_S5 = 23
|
||||||
|
let UC_MIPS_REG_S6 = 24
|
||||||
|
let UC_MIPS_REG_S7 = 25
|
||||||
|
let UC_MIPS_REG_T8 = 26
|
||||||
|
let UC_MIPS_REG_T9 = 27
|
||||||
|
let UC_MIPS_REG_K0 = 28
|
||||||
|
let UC_MIPS_REG_K1 = 29
|
||||||
|
let UC_MIPS_REG_GP = 30
|
||||||
|
let UC_MIPS_REG_SP = 31
|
||||||
|
let UC_MIPS_REG_FP = 32
|
||||||
|
let UC_MIPS_REG_S8 = 32
|
||||||
|
let UC_MIPS_REG_RA = 33
|
||||||
|
let UC_MIPS_REG_HI0 = 45
|
||||||
|
let UC_MIPS_REG_HI1 = 46
|
||||||
|
let UC_MIPS_REG_HI2 = 47
|
||||||
|
let UC_MIPS_REG_HI3 = 48
|
||||||
|
let UC_MIPS_REG_LO0 = 45
|
||||||
|
let UC_MIPS_REG_LO1 = 46
|
||||||
|
let UC_MIPS_REG_LO2 = 47
|
||||||
|
let UC_MIPS_REG_LO3 = 48
|
||||||
|
|
||||||
// AFPR128
|
|
||||||
let UC_MIPS_REG_W0 = 97
|
|
||||||
let UC_MIPS_REG_W1 = 98
|
|
||||||
let UC_MIPS_REG_W2 = 99
|
|
||||||
let UC_MIPS_REG_W3 = 100
|
|
||||||
let UC_MIPS_REG_W4 = 101
|
|
||||||
let UC_MIPS_REG_W5 = 102
|
|
||||||
let UC_MIPS_REG_W6 = 103
|
|
||||||
let UC_MIPS_REG_W7 = 104
|
|
||||||
let UC_MIPS_REG_W8 = 105
|
|
||||||
let UC_MIPS_REG_W9 = 106
|
|
||||||
let UC_MIPS_REG_W10 = 107
|
|
||||||
let UC_MIPS_REG_W11 = 108
|
|
||||||
let UC_MIPS_REG_W12 = 109
|
|
||||||
let UC_MIPS_REG_W13 = 110
|
|
||||||
let UC_MIPS_REG_W14 = 111
|
|
||||||
let UC_MIPS_REG_W15 = 112
|
|
||||||
let UC_MIPS_REG_W16 = 113
|
|
||||||
let UC_MIPS_REG_W17 = 114
|
|
||||||
let UC_MIPS_REG_W18 = 115
|
|
||||||
let UC_MIPS_REG_W19 = 116
|
|
||||||
let UC_MIPS_REG_W20 = 117
|
|
||||||
let UC_MIPS_REG_W21 = 118
|
|
||||||
let UC_MIPS_REG_W22 = 119
|
|
||||||
let UC_MIPS_REG_W23 = 120
|
|
||||||
let UC_MIPS_REG_W24 = 121
|
|
||||||
let UC_MIPS_REG_W25 = 122
|
|
||||||
let UC_MIPS_REG_W26 = 123
|
|
||||||
let UC_MIPS_REG_W27 = 124
|
|
||||||
let UC_MIPS_REG_W28 = 125
|
|
||||||
let UC_MIPS_REG_W29 = 126
|
|
||||||
let UC_MIPS_REG_W30 = 127
|
|
||||||
let UC_MIPS_REG_W31 = 128
|
|
||||||
let UC_MIPS_REG_HI = 129
|
|
||||||
let UC_MIPS_REG_LO = 130
|
|
||||||
let UC_MIPS_REG_P0 = 131
|
|
||||||
let UC_MIPS_REG_P1 = 132
|
|
||||||
let UC_MIPS_REG_P2 = 133
|
|
||||||
let UC_MIPS_REG_MPL0 = 134
|
|
||||||
let UC_MIPS_REG_MPL1 = 135
|
|
||||||
let UC_MIPS_REG_MPL2 = 136
|
|
||||||
let UC_MIPS_REG_ENDING = 137
|
|
||||||
let UC_MIPS_REG_ZERO = 2
|
|
||||||
let UC_MIPS_REG_AT = 3
|
|
||||||
let UC_MIPS_REG_V0 = 4
|
|
||||||
let UC_MIPS_REG_V1 = 5
|
|
||||||
let UC_MIPS_REG_A0 = 6
|
|
||||||
let UC_MIPS_REG_A1 = 7
|
|
||||||
let UC_MIPS_REG_A2 = 8
|
|
||||||
let UC_MIPS_REG_A3 = 9
|
|
||||||
let UC_MIPS_REG_T0 = 10
|
|
||||||
let UC_MIPS_REG_T1 = 11
|
|
||||||
let UC_MIPS_REG_T2 = 12
|
|
||||||
let UC_MIPS_REG_T3 = 13
|
|
||||||
let UC_MIPS_REG_T4 = 14
|
|
||||||
let UC_MIPS_REG_T5 = 15
|
|
||||||
let UC_MIPS_REG_T6 = 16
|
|
||||||
let UC_MIPS_REG_T7 = 17
|
|
||||||
let UC_MIPS_REG_S0 = 18
|
|
||||||
let UC_MIPS_REG_S1 = 19
|
|
||||||
let UC_MIPS_REG_S2 = 20
|
|
||||||
let UC_MIPS_REG_S3 = 21
|
|
||||||
let UC_MIPS_REG_S4 = 22
|
|
||||||
let UC_MIPS_REG_S5 = 23
|
|
||||||
let UC_MIPS_REG_S6 = 24
|
|
||||||
let UC_MIPS_REG_S7 = 25
|
|
||||||
let UC_MIPS_REG_T8 = 26
|
|
||||||
let UC_MIPS_REG_T9 = 27
|
|
||||||
let UC_MIPS_REG_K0 = 28
|
|
||||||
let UC_MIPS_REG_K1 = 29
|
|
||||||
let UC_MIPS_REG_GP = 30
|
|
||||||
let UC_MIPS_REG_SP = 31
|
|
||||||
let UC_MIPS_REG_FP = 32
|
|
||||||
let UC_MIPS_REG_S8 = 32
|
|
||||||
let UC_MIPS_REG_RA = 33
|
|
||||||
let UC_MIPS_REG_HI0 = 45
|
|
||||||
let UC_MIPS_REG_HI1 = 46
|
|
||||||
let UC_MIPS_REG_HI2 = 47
|
|
||||||
let UC_MIPS_REG_HI3 = 48
|
|
||||||
let UC_MIPS_REG_LO0 = 45
|
|
||||||
let UC_MIPS_REG_LO1 = 46
|
|
||||||
let UC_MIPS_REG_LO2 = 47
|
|
||||||
let UC_MIPS_REG_LO3 = 48
|
|
||||||
|
|
|
@ -1,23 +1,4 @@
|
||||||
(*
|
// For Unicorn Engine. AUTO-GENERATED FILE, DO NOT EDIT
|
||||||
|
|
||||||
.NET bindings for the UnicornEngine Emulator Engine
|
|
||||||
|
|
||||||
Copyright(c) 2015 Antonio Parata
|
|
||||||
|
|
||||||
This program is free software; you can redistribute it and/or
|
|
||||||
modify it under the terms of the GNU General Public License
|
|
||||||
version 2 as published by the Free Software Foundation.
|
|
||||||
|
|
||||||
This program is distributed in the hope that it will be useful,
|
|
||||||
but WITHOUT ANY WARRANTY; without even the implied warranty of
|
|
||||||
MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
|
|
||||||
GNU General Public License for more details.
|
|
||||||
|
|
||||||
You should have received a copy of the GNU General Public License
|
|
||||||
along with this program; if not, write to the Free Software
|
|
||||||
Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301, USA.
|
|
||||||
|
|
||||||
*)
|
|
||||||
|
|
||||||
namespace UnicornEngine.Const
|
namespace UnicornEngine.Const
|
||||||
|
|
||||||
|
@ -26,96 +7,98 @@ open System
|
||||||
[<AutoOpen>]
|
[<AutoOpen>]
|
||||||
module Sparc =
|
module Sparc =
|
||||||
|
|
||||||
// SPARC registers
|
// SPARC registers
|
||||||
let UC_SPARC_REG_INVALID = 0
|
|
||||||
let UC_SPARC_REG_F0 = 1
|
let UC_SPARC_REG_INVALID = 0
|
||||||
let UC_SPARC_REG_F1 = 2
|
let UC_SPARC_REG_F0 = 1
|
||||||
let UC_SPARC_REG_F2 = 3
|
let UC_SPARC_REG_F1 = 2
|
||||||
let UC_SPARC_REG_F3 = 4
|
let UC_SPARC_REG_F2 = 3
|
||||||
let UC_SPARC_REG_F4 = 5
|
let UC_SPARC_REG_F3 = 4
|
||||||
let UC_SPARC_REG_F5 = 6
|
let UC_SPARC_REG_F4 = 5
|
||||||
let UC_SPARC_REG_F6 = 7
|
let UC_SPARC_REG_F5 = 6
|
||||||
let UC_SPARC_REG_F7 = 8
|
let UC_SPARC_REG_F6 = 7
|
||||||
let UC_SPARC_REG_F8 = 9
|
let UC_SPARC_REG_F7 = 8
|
||||||
let UC_SPARC_REG_F9 = 10
|
let UC_SPARC_REG_F8 = 9
|
||||||
let UC_SPARC_REG_F10 = 11
|
let UC_SPARC_REG_F9 = 10
|
||||||
let UC_SPARC_REG_F11 = 12
|
let UC_SPARC_REG_F10 = 11
|
||||||
let UC_SPARC_REG_F12 = 13
|
let UC_SPARC_REG_F11 = 12
|
||||||
let UC_SPARC_REG_F13 = 14
|
let UC_SPARC_REG_F12 = 13
|
||||||
let UC_SPARC_REG_F14 = 15
|
let UC_SPARC_REG_F13 = 14
|
||||||
let UC_SPARC_REG_F15 = 16
|
let UC_SPARC_REG_F14 = 15
|
||||||
let UC_SPARC_REG_F16 = 17
|
let UC_SPARC_REG_F15 = 16
|
||||||
let UC_SPARC_REG_F17 = 18
|
let UC_SPARC_REG_F16 = 17
|
||||||
let UC_SPARC_REG_F18 = 19
|
let UC_SPARC_REG_F17 = 18
|
||||||
let UC_SPARC_REG_F19 = 20
|
let UC_SPARC_REG_F18 = 19
|
||||||
let UC_SPARC_REG_F20 = 21
|
let UC_SPARC_REG_F19 = 20
|
||||||
let UC_SPARC_REG_F21 = 22
|
let UC_SPARC_REG_F20 = 21
|
||||||
let UC_SPARC_REG_F22 = 23
|
let UC_SPARC_REG_F21 = 22
|
||||||
let UC_SPARC_REG_F23 = 24
|
let UC_SPARC_REG_F22 = 23
|
||||||
let UC_SPARC_REG_F24 = 25
|
let UC_SPARC_REG_F23 = 24
|
||||||
let UC_SPARC_REG_F25 = 26
|
let UC_SPARC_REG_F24 = 25
|
||||||
let UC_SPARC_REG_F26 = 27
|
let UC_SPARC_REG_F25 = 26
|
||||||
let UC_SPARC_REG_F27 = 28
|
let UC_SPARC_REG_F26 = 27
|
||||||
let UC_SPARC_REG_F28 = 29
|
let UC_SPARC_REG_F27 = 28
|
||||||
let UC_SPARC_REG_F29 = 30
|
let UC_SPARC_REG_F28 = 29
|
||||||
let UC_SPARC_REG_F30 = 31
|
let UC_SPARC_REG_F29 = 30
|
||||||
let UC_SPARC_REG_F31 = 32
|
let UC_SPARC_REG_F30 = 31
|
||||||
let UC_SPARC_REG_F32 = 33
|
let UC_SPARC_REG_F31 = 32
|
||||||
let UC_SPARC_REG_F34 = 34
|
let UC_SPARC_REG_F32 = 33
|
||||||
let UC_SPARC_REG_F36 = 35
|
let UC_SPARC_REG_F34 = 34
|
||||||
let UC_SPARC_REG_F38 = 36
|
let UC_SPARC_REG_F36 = 35
|
||||||
let UC_SPARC_REG_F40 = 37
|
let UC_SPARC_REG_F38 = 36
|
||||||
let UC_SPARC_REG_F42 = 38
|
let UC_SPARC_REG_F40 = 37
|
||||||
let UC_SPARC_REG_F44 = 39
|
let UC_SPARC_REG_F42 = 38
|
||||||
let UC_SPARC_REG_F46 = 40
|
let UC_SPARC_REG_F44 = 39
|
||||||
let UC_SPARC_REG_F48 = 41
|
let UC_SPARC_REG_F46 = 40
|
||||||
let UC_SPARC_REG_F50 = 42
|
let UC_SPARC_REG_F48 = 41
|
||||||
let UC_SPARC_REG_F52 = 43
|
let UC_SPARC_REG_F50 = 42
|
||||||
let UC_SPARC_REG_F54 = 44
|
let UC_SPARC_REG_F52 = 43
|
||||||
let UC_SPARC_REG_F56 = 45
|
let UC_SPARC_REG_F54 = 44
|
||||||
let UC_SPARC_REG_F58 = 46
|
let UC_SPARC_REG_F56 = 45
|
||||||
let UC_SPARC_REG_F60 = 47
|
let UC_SPARC_REG_F58 = 46
|
||||||
let UC_SPARC_REG_F62 = 48
|
let UC_SPARC_REG_F60 = 47
|
||||||
let UC_SPARC_REG_FCC0 = 49
|
let UC_SPARC_REG_F62 = 48
|
||||||
let UC_SPARC_REG_FCC1 = 50
|
let UC_SPARC_REG_FCC0 = 49
|
||||||
let UC_SPARC_REG_FCC2 = 51
|
let UC_SPARC_REG_FCC1 = 50
|
||||||
let UC_SPARC_REG_FCC3 = 52
|
let UC_SPARC_REG_FCC2 = 51
|
||||||
let UC_SPARC_REG_G0 = 53
|
let UC_SPARC_REG_FCC3 = 52
|
||||||
let UC_SPARC_REG_G1 = 54
|
let UC_SPARC_REG_G0 = 53
|
||||||
let UC_SPARC_REG_G2 = 55
|
let UC_SPARC_REG_G1 = 54
|
||||||
let UC_SPARC_REG_G3 = 56
|
let UC_SPARC_REG_G2 = 55
|
||||||
let UC_SPARC_REG_G4 = 57
|
let UC_SPARC_REG_G3 = 56
|
||||||
let UC_SPARC_REG_G5 = 58
|
let UC_SPARC_REG_G4 = 57
|
||||||
let UC_SPARC_REG_G6 = 59
|
let UC_SPARC_REG_G5 = 58
|
||||||
let UC_SPARC_REG_G7 = 60
|
let UC_SPARC_REG_G6 = 59
|
||||||
let UC_SPARC_REG_I0 = 61
|
let UC_SPARC_REG_G7 = 60
|
||||||
let UC_SPARC_REG_I1 = 62
|
let UC_SPARC_REG_I0 = 61
|
||||||
let UC_SPARC_REG_I2 = 63
|
let UC_SPARC_REG_I1 = 62
|
||||||
let UC_SPARC_REG_I3 = 64
|
let UC_SPARC_REG_I2 = 63
|
||||||
let UC_SPARC_REG_I4 = 65
|
let UC_SPARC_REG_I3 = 64
|
||||||
let UC_SPARC_REG_I5 = 66
|
let UC_SPARC_REG_I4 = 65
|
||||||
let UC_SPARC_REG_FP = 67
|
let UC_SPARC_REG_I5 = 66
|
||||||
let UC_SPARC_REG_I7 = 68
|
let UC_SPARC_REG_FP = 67
|
||||||
let UC_SPARC_REG_ICC = 69
|
let UC_SPARC_REG_I7 = 68
|
||||||
let UC_SPARC_REG_L0 = 70
|
let UC_SPARC_REG_ICC = 69
|
||||||
let UC_SPARC_REG_L1 = 71
|
let UC_SPARC_REG_L0 = 70
|
||||||
let UC_SPARC_REG_L2 = 72
|
let UC_SPARC_REG_L1 = 71
|
||||||
let UC_SPARC_REG_L3 = 73
|
let UC_SPARC_REG_L2 = 72
|
||||||
let UC_SPARC_REG_L4 = 74
|
let UC_SPARC_REG_L3 = 73
|
||||||
let UC_SPARC_REG_L5 = 75
|
let UC_SPARC_REG_L4 = 74
|
||||||
let UC_SPARC_REG_L6 = 76
|
let UC_SPARC_REG_L5 = 75
|
||||||
let UC_SPARC_REG_L7 = 77
|
let UC_SPARC_REG_L6 = 76
|
||||||
let UC_SPARC_REG_O0 = 78
|
let UC_SPARC_REG_L7 = 77
|
||||||
let UC_SPARC_REG_O1 = 79
|
let UC_SPARC_REG_O0 = 78
|
||||||
let UC_SPARC_REG_O2 = 80
|
let UC_SPARC_REG_O1 = 79
|
||||||
let UC_SPARC_REG_O3 = 81
|
let UC_SPARC_REG_O2 = 80
|
||||||
let UC_SPARC_REG_O4 = 82
|
let UC_SPARC_REG_O3 = 81
|
||||||
let UC_SPARC_REG_O5 = 83
|
let UC_SPARC_REG_O4 = 82
|
||||||
let UC_SPARC_REG_SP = 84
|
let UC_SPARC_REG_O5 = 83
|
||||||
let UC_SPARC_REG_O7 = 85
|
let UC_SPARC_REG_SP = 84
|
||||||
let UC_SPARC_REG_Y = 86
|
let UC_SPARC_REG_O7 = 85
|
||||||
let UC_SPARC_REG_XCC = 87
|
let UC_SPARC_REG_Y = 86
|
||||||
let UC_SPARC_REG_PC = 88
|
let UC_SPARC_REG_XCC = 87
|
||||||
let UC_SPARC_REG_ENDING = 89
|
let UC_SPARC_REG_PC = 88
|
||||||
let UC_SPARC_REG_O6 = 84
|
let UC_SPARC_REG_ENDING = 89
|
||||||
let UC_SPARC_REG_I6 = 67
|
let UC_SPARC_REG_O6 = 84
|
||||||
|
let UC_SPARC_REG_I6 = 67
|
||||||
|
|
||||||
|
|
File diff suppressed because it is too large
Load diff
|
@ -39,7 +39,7 @@ and OutHook = delegate of Unicorn * Int32 * Int32 * Int32 * Object -> unit
|
||||||
and SyscallHook = delegate of Unicorn * Object -> unit
|
and SyscallHook = delegate of Unicorn * Object -> unit
|
||||||
|
|
||||||
// the managed unicorn engine
|
// the managed unicorn engine
|
||||||
and Unicorn(arch: UInt32, mode: UInt32) =
|
and Unicorn(arch: Int32, mode: Int32) =
|
||||||
|
|
||||||
// hook callback list
|
// hook callback list
|
||||||
let _codeHooks = new Dictionary<IntPtr, (CodeHook * Object)>()
|
let _codeHooks = new Dictionary<IntPtr, (CodeHook * Object)>()
|
||||||
|
@ -70,7 +70,7 @@ and Unicorn(arch: UInt32, mode: UInt32) =
|
||||||
do
|
do
|
||||||
let mem = Marshal.AllocHGlobal(IntPtr.Size)
|
let mem = Marshal.AllocHGlobal(IntPtr.Size)
|
||||||
_eng <- [|new UIntPtr(mem.ToPointer())|]
|
_eng <- [|new UIntPtr(mem.ToPointer())|]
|
||||||
let err = NativeUnicornEngine.uc_open(arch, mode, _eng)
|
let err = NativeUnicornEngine.uc_open(uint32 arch, uint32 mode, _eng)
|
||||||
checkResult(err, "Unable to open the Unicorn Engine")
|
checkResult(err, "Unable to open the Unicorn Engine")
|
||||||
|
|
||||||
member this.MemMap(address: UInt64, size: UIntPtr, perm: Int32) =
|
member this.MemMap(address: UInt64, size: UIntPtr, perm: Int32) =
|
||||||
|
|
|
@ -29,7 +29,7 @@ namespace UnicornTests
|
||||||
{
|
{
|
||||||
class Program
|
class Program
|
||||||
{
|
{
|
||||||
private const Int64 ADDRESS = 0x1000000;
|
private const UInt64 ADDRESS = 0x1000000;
|
||||||
|
|
||||||
private static Byte[] X86_CODE32_SELF =
|
private static Byte[] X86_CODE32_SELF =
|
||||||
{
|
{
|
||||||
|
@ -57,13 +57,13 @@ namespace UnicornTests
|
||||||
}
|
}
|
||||||
}
|
}
|
||||||
|
|
||||||
private static Byte[] Int64ToBytes(Int64 intVal)
|
private static Byte[] Int64ToBytes(UInt64 intVal)
|
||||||
{
|
{
|
||||||
var res = new Byte[8];
|
var res = new Byte[8];
|
||||||
for (var i = 0; i < res.Length; i++)
|
for (var i = 0; i < res.Length; i++)
|
||||||
{
|
{
|
||||||
res[i] = (Byte)(intVal & 0xff);
|
res[i] = (Byte)(intVal & 0xff);
|
||||||
intVal = (Int64)((UInt64)intVal >> 8);
|
intVal = intVal >> 8;
|
||||||
}
|
}
|
||||||
return res;
|
return res;
|
||||||
}
|
}
|
||||||
|
@ -146,7 +146,7 @@ namespace UnicornTests
|
||||||
|
|
||||||
static void Main(String[] args)
|
static void Main(String[] args)
|
||||||
{
|
{
|
||||||
var u = new Unicorn((UInt32)Common.UC_ARCH_X86, (UInt32)Common.UC_MODE_32);
|
var u = new Unicorn(Common.UC_ARCH_X86, Common.UC_MODE_32);
|
||||||
Console.WriteLine("Unicorn version: {0}", u.Version());
|
Console.WriteLine("Unicorn version: {0}", u.Version());
|
||||||
|
|
||||||
// map 2MB of memory for this emulation
|
// map 2MB of memory for this emulation
|
||||||
|
@ -168,7 +168,7 @@ namespace UnicornTests
|
||||||
Console.WriteLine(">>> Start tracing linux code");
|
Console.WriteLine(">>> Start tracing linux code");
|
||||||
|
|
||||||
// emulate machine code in infinite time
|
// emulate machine code in infinite time
|
||||||
u.EmuStart(ADDRESS, (UInt64)(ADDRESS + X86_CODE32_SELF.Length), 0u, new UIntPtr(0));
|
u.EmuStart(ADDRESS, ADDRESS + (UInt64)X86_CODE32_SELF.Length, 0u, new UIntPtr(0));
|
||||||
|
|
||||||
Console.WriteLine();
|
Console.WriteLine();
|
||||||
Console.WriteLine(">>> Emulation Done!");
|
Console.WriteLine(">>> Emulation Done!");
|
||||||
|
|
Loading…
Reference in a new issue