mirror of
https://github.com/yuzu-emu/unicorn.git
synced 2025-07-23 04:08:34 +00:00
target/riscv: vector mask population count vmpopc
Backports 2e88f551df8fe6af81c0f920b7341ae2c75d00f2
This commit is contained in:
parent
68765e92c0
commit
782835889c
|
@ -7258,6 +7258,7 @@ riscv_symbols = (
|
||||||
'helper_vmnor_mm',
|
'helper_vmnor_mm',
|
||||||
'helper_vmornot_mm',
|
'helper_vmornot_mm',
|
||||||
'helper_vmxnor_mm',
|
'helper_vmxnor_mm',
|
||||||
|
'helper_vmpopc_m',
|
||||||
'pmp_hart_has_privs',
|
'pmp_hart_has_privs',
|
||||||
'pmpaddr_csr_read',
|
'pmpaddr_csr_read',
|
||||||
'pmpaddr_csr_write',
|
'pmpaddr_csr_write',
|
||||||
|
|
|
@ -4694,6 +4694,7 @@
|
||||||
#define helper_vmnor_mm helper_vmnor_mm_riscv32
|
#define helper_vmnor_mm helper_vmnor_mm_riscv32
|
||||||
#define helper_vmornot_mm helper_vmornot_mm_riscv32
|
#define helper_vmornot_mm helper_vmornot_mm_riscv32
|
||||||
#define helper_vmxnor_mm helper_vmxnor_mm_riscv32
|
#define helper_vmxnor_mm helper_vmxnor_mm_riscv32
|
||||||
|
#define helper_vmpopc_m helper_vmpopc_m_riscv32
|
||||||
#define pmp_hart_has_privs pmp_hart_has_privs_riscv32
|
#define pmp_hart_has_privs pmp_hart_has_privs_riscv32
|
||||||
#define pmpaddr_csr_read pmpaddr_csr_read_riscv32
|
#define pmpaddr_csr_read pmpaddr_csr_read_riscv32
|
||||||
#define pmpaddr_csr_write pmpaddr_csr_write_riscv32
|
#define pmpaddr_csr_write pmpaddr_csr_write_riscv32
|
||||||
|
|
|
@ -4694,6 +4694,7 @@
|
||||||
#define helper_vmnor_mm helper_vmnor_mm_riscv64
|
#define helper_vmnor_mm helper_vmnor_mm_riscv64
|
||||||
#define helper_vmornot_mm helper_vmornot_mm_riscv64
|
#define helper_vmornot_mm helper_vmornot_mm_riscv64
|
||||||
#define helper_vmxnor_mm helper_vmxnor_mm_riscv64
|
#define helper_vmxnor_mm helper_vmxnor_mm_riscv64
|
||||||
|
#define helper_vmpopc_m helper_vmpopc_m_riscv64
|
||||||
#define pmp_hart_has_privs pmp_hart_has_privs_riscv64
|
#define pmp_hart_has_privs pmp_hart_has_privs_riscv64
|
||||||
#define pmpaddr_csr_read pmpaddr_csr_read_riscv64
|
#define pmpaddr_csr_read pmpaddr_csr_read_riscv64
|
||||||
#define pmpaddr_csr_write pmpaddr_csr_write_riscv64
|
#define pmpaddr_csr_write pmpaddr_csr_write_riscv64
|
||||||
|
|
|
@ -1104,3 +1104,5 @@ DEF_HELPER_6(vmor_mm, void, ptr, ptr, ptr, ptr, env, i32)
|
||||||
DEF_HELPER_6(vmnor_mm, void, ptr, ptr, ptr, ptr, env, i32)
|
DEF_HELPER_6(vmnor_mm, void, ptr, ptr, ptr, ptr, env, i32)
|
||||||
DEF_HELPER_6(vmornot_mm, void, ptr, ptr, ptr, ptr, env, i32)
|
DEF_HELPER_6(vmornot_mm, void, ptr, ptr, ptr, ptr, env, i32)
|
||||||
DEF_HELPER_6(vmxnor_mm, void, ptr, ptr, ptr, ptr, env, i32)
|
DEF_HELPER_6(vmxnor_mm, void, ptr, ptr, ptr, ptr, env, i32)
|
||||||
|
|
||||||
|
DEF_HELPER_4(vmpopc_m, tl, ptr, ptr, env, i32)
|
||||||
|
|
|
@ -555,6 +555,7 @@ vmor_mm 011010 - ..... ..... 010 ..... 1010111 @r
|
||||||
vmnor_mm 011110 - ..... ..... 010 ..... 1010111 @r
|
vmnor_mm 011110 - ..... ..... 010 ..... 1010111 @r
|
||||||
vmornot_mm 011100 - ..... ..... 010 ..... 1010111 @r
|
vmornot_mm 011100 - ..... ..... 010 ..... 1010111 @r
|
||||||
vmxnor_mm 011111 - ..... ..... 010 ..... 1010111 @r
|
vmxnor_mm 011111 - ..... ..... 010 ..... 1010111 @r
|
||||||
|
vmpopc_m 010100 . ..... ----- 010 ..... 1010111 @r2_vm
|
||||||
|
|
||||||
vsetvli 0 ........... ..... 111 ..... 1010111 @r2_zimm
|
vsetvli 0 ........... ..... 111 ..... 1010111 @r2_zimm
|
||||||
vsetvl 1000000 ..... ..... 111 ..... 1010111 @r
|
vsetvl 1000000 ..... ..... 111 ..... 1010111 @r
|
||||||
|
|
|
@ -2427,3 +2427,37 @@ GEN_MM_TRANS(vmor_mm)
|
||||||
GEN_MM_TRANS(vmnor_mm)
|
GEN_MM_TRANS(vmnor_mm)
|
||||||
GEN_MM_TRANS(vmornot_mm)
|
GEN_MM_TRANS(vmornot_mm)
|
||||||
GEN_MM_TRANS(vmxnor_mm)
|
GEN_MM_TRANS(vmxnor_mm)
|
||||||
|
|
||||||
|
/* Vector mask population count vmpopc */
|
||||||
|
static bool trans_vmpopc_m(DisasContext *s, arg_rmr *a)
|
||||||
|
{
|
||||||
|
TCGContext *tcg_ctx = s->uc->tcg_ctx;
|
||||||
|
|
||||||
|
if (vext_check_isa_ill(s)) {
|
||||||
|
TCGv_ptr src2, mask;
|
||||||
|
TCGv dst;
|
||||||
|
TCGv_i32 desc;
|
||||||
|
uint32_t data = 0;
|
||||||
|
data = FIELD_DP32(data, VDATA, MLEN, s->mlen);
|
||||||
|
data = FIELD_DP32(data, VDATA, VM, a->vm);
|
||||||
|
data = FIELD_DP32(data, VDATA, LMUL, s->lmul);
|
||||||
|
|
||||||
|
mask = tcg_temp_new_ptr(tcg_ctx);
|
||||||
|
src2 = tcg_temp_new_ptr(tcg_ctx);
|
||||||
|
dst = tcg_temp_new(tcg_ctx);
|
||||||
|
desc = tcg_const_i32(tcg_ctx, simd_desc(0, s->vlen / 8, data));
|
||||||
|
|
||||||
|
tcg_gen_addi_ptr(tcg_ctx, src2, tcg_ctx->cpu_env, vreg_ofs(s, a->rs2));
|
||||||
|
tcg_gen_addi_ptr(tcg_ctx, mask, tcg_ctx->cpu_env, vreg_ofs(s, 0));
|
||||||
|
|
||||||
|
gen_helper_vmpopc_m(tcg_ctx, dst, mask, src2, tcg_ctx->cpu_env, desc);
|
||||||
|
gen_set_gpr(s, a->rd, dst);
|
||||||
|
|
||||||
|
tcg_temp_free_ptr(tcg_ctx, mask);
|
||||||
|
tcg_temp_free_ptr(tcg_ctx, src2);
|
||||||
|
tcg_temp_free(tcg_ctx, dst);
|
||||||
|
tcg_temp_free_i32(tcg_ctx, desc);
|
||||||
|
return true;
|
||||||
|
}
|
||||||
|
return false;
|
||||||
|
}
|
||||||
|
|
|
@ -4518,3 +4518,23 @@ GEN_VEXT_MASK_VV(vmor_mm, DO_OR)
|
||||||
GEN_VEXT_MASK_VV(vmnor_mm, DO_NOR)
|
GEN_VEXT_MASK_VV(vmnor_mm, DO_NOR)
|
||||||
GEN_VEXT_MASK_VV(vmornot_mm, DO_ORNOT)
|
GEN_VEXT_MASK_VV(vmornot_mm, DO_ORNOT)
|
||||||
GEN_VEXT_MASK_VV(vmxnor_mm, DO_XNOR)
|
GEN_VEXT_MASK_VV(vmxnor_mm, DO_XNOR)
|
||||||
|
|
||||||
|
/* Vector mask population count vmpopc */
|
||||||
|
target_ulong HELPER(vmpopc_m)(void *v0, void *vs2, CPURISCVState *env,
|
||||||
|
uint32_t desc)
|
||||||
|
{
|
||||||
|
target_ulong cnt = 0;
|
||||||
|
uint32_t mlen = vext_mlen(desc);
|
||||||
|
uint32_t vm = vext_vm(desc);
|
||||||
|
uint32_t vl = env->vl;
|
||||||
|
int i;
|
||||||
|
|
||||||
|
for (i = 0; i < vl; i++) {
|
||||||
|
if (vm || vext_elem_mask(v0, mlen, i)) {
|
||||||
|
if (vext_elem_mask(vs2, mlen, i)) {
|
||||||
|
cnt++;
|
||||||
|
}
|
||||||
|
}
|
||||||
|
}
|
||||||
|
return cnt;
|
||||||
|
}
|
||||||
|
|
Loading…
Reference in a new issue